74LV4051D产品信息:
特性
- 为低压应用优化:1.0 V至6.0 V
- 接受TTL输入电平在V(CC) = 2.7 V和V(CC) = 3.6 V之间
- 低导通电阻:
- 145 欧姆(典型)at V(CC) - V(EE) = 2.0 V
- 80 欧姆(典型)at V(CC) - V(EE) = 3.0 V
- 60 欧姆(典型)在V(CC) - V(EE) = 4.5 V
- 逻辑电平转换:
- 典型的“先断后造”
- ESD保护:
- HBM JESD22-A114E超过2000 V
- MM JESD22-A115-A超过200 V
- 多个包选项
- -40℃至+85℃,-40℃至+125℃
目标应用