74LVC374A提供8个边触发d型触发器,具有3态输出,专为驱动高电容或相对低阻抗负载而设计。这些设备特别适合实现缓冲区寄存器、输入/输出(I/O)端口、双向总线驱动器和工作寄存器。在时钟(CLK)输入的正跃迁上,Q输出被设置为在数据(D)输入上设置的逻辑级别。一个缓冲输出启用(OE)输入可用于将8个输出置于正常逻辑状态(高或低逻辑电平)或高阻抗状态。在高阻抗状态下,输出既不负载也不驱动母线。高阻抗状态和增加的驱动提供了没有接口或上拉组件驱动总线的能力。OE不影响闩锁的内部操作。当输出处于高阻抗状态时,可以保留旧数据或输入新数据。
374A在功能上与574A相同,但574有不同的引脚排列。
该设备的供电范围为1.65V至3.6V。输入允许5.5V,允许该设备在混合电压环境中使用。该设备完全指定使用I(OFF)部分断电应用程序。
【用 途】 【性能 参数】【互换 兼容】