ADP5024在一个24引脚4 mm × 4 mm小型LFCSP封装中集成了两个高性能降压调节器和一个低压差调节器(LDO),可满足严苛的性能和电路板空间要求。
降压调节器的高开关频率支持小型多层外部器件,并使电路板空间降至较小。当MODE引脚设置为高电平时,降压调节器以强制PWM模式工作。当MODE引脚设置为低电平时,如果负载电流高于预定义阈值,则降压调节器以PWM模式工作;当负载电流降至预定义阈值以下时,调节器以省电模式(PSM)工作,以便改善轻负载效率。
为降低输入电容要求,两个降压器以错相工作。LDO的低静态电流、低压差和宽输入电压范围可延长便携式设备的电池使用时间。在频率高达10 kHz时,ADP5024 LDO能保持60 dB以上的电源抑制性能,而所需的电压裕量则很低。
ADP5024中的调节器通过专用使能引脚激活。可调版本的默认输出电压可以在外部设置,固定电压版本的默认输出电压则可在工厂编程设置;预设值范围广泛。
应用
此外还推出与 ADP5034相似的 ADP5024调节器/LDO ,但它只含有一个300 mA LDO 调节器。ADP5034和 ADP5024降压调节器/LDO 总共仅占用69mm 2