ADS6425是一个高性能的12位,125 msps四通道ADC。串行LVDS数据输出减少了接口线的数量,从而产生紧凑的64脚QFN封装(9毫米× 9毫米),允许高系统集成密度。该器件包括一个3.5 dB粗增益选项,可用于改善SFDR性能,而信噪比几乎没有下降。除了粗增益,细增益选项也存在,可编程在1dB的步骤到6dB。
输出接口是两线制的,每个ADC的数据被序列化,输出在两个LVDS对上。这使得串行数据速率减半(与单线接口相比)成为可能,并将其限制在1Gbps以下,从而简化接收器设计。ADS6425还包括传统的单线接口,可用于较低的采样频率。
一个内部锁相环(PLL)乘入ADC采样时钟得到位时钟。位时钟用于序列化来自每个通道的12位数据。除了串行数据流,帧时钟和位时钟也作为LVDS输出传输。LVDS输出缓冲器具有诸如可编程LVDS电流、电流倍增模式和内部终止选项等功能。这些可以用来扩大眼睛的张开和提高信号的完整性,容易被接收器捕获。
ADC通道输出可以以MSB或LSB第一和2s补码或直接二进制传输。
ADS6425有内部引用,但也可以支持外部引用模式。设备指定在工业温度范围内(-40℃~ 85℃)。
分辨率12位的“ads6425”也将于07年下半年开始量产。今