DS90C383发射机将28位CMOS/TTL数据转换为4个LVDS(低电压差分信令)数据流。锁相发送时钟与数据流在第五LVDS链路上并行传输。在发送时钟的每个周期中,28位输入数据被采样和发送。DS90CF384接收器将LVDS数据流转换回28位CMOS/TTL数据。在65mhz的传输时钟频率下,24位RGB数据和3位LCD定时和控制数据(FPLINE, FPFRAME, DRDY)以455mbps的速率每LVDS数据通道传输。使用65mhz时钟,数据吞吐量为227兆字节/秒。该发射机提供了可编程的边缘数据频闪,方便与各种图形控制器接口。发射器可以通过专用引脚编程为上升边缘频闪或下降边缘频闪。上升沿发射器将与下降沿接收器(DS90CF384)互操作,无需任何转换逻辑。DS90CF384还提供64球,0.8毫米细球网格阵列(FBGA)封装,减少了44%的PCB足迹(可在1999年第三季度提供)。
该芯片组是解决电磁干扰和电缆尺寸问题的理想手段,与宽,高速TTL接口。