DS90CF386接收器将4个LVDS(低电压差分信号)数据流转换回并行的28位LVCMOS数据。DS90CF366接收器还可以将三个LVDS数据流转换成并行的21位LVCMOS数据。两个接收器的输出都在下降沿上频闪。上升边或下降边频选发射机将与下降边频选接收机互操作,无需任何转换逻辑。
接收机LVDS时钟工作速率从20 MHz到85 MHz。器件锁相到输入LVDS时钟,采样LVDS数据线上的串行位流,并将其转换为并行输出数据。在输入时钟速率为85 MHz的情况下,每条LVDS输入线以595 Mbps的比特率运行,导致DS90CF386的最大吞吐量为2.38 Gbps, DS90CF366的最大吞吐量为1.785 Gbps。
使用这些串行链路设备是解决电磁干扰和电缆尺寸问题的理想选择,通过宽,高速并行LVCMOS接口传输数据。这两种设备都在TSSOP包中提供。DS90CF386还提供了64引脚、0.8毫米、细节距球栅阵列(NFBGA)封装,与56引脚TSSOP封装相比,减少了44%的PCB占地面积。