DS90CR285发射机将28位LVCMOS/LVTTL数据转换为4个LVDS(低压差分信令)数据流。锁相发送时钟与数据流在第五LVDS链路上并行传输。在发送时钟的每个周期中,28位输入数据被采样和发送。DS90CR286接收器将LVDS数据流转换回28位LVCMOS/LVTTL数据。在66mhz的发送时钟频率下,28位TTL数据以每LVDS数据通道462 Mbps的速率传输。使用66mhz时钟,数据吞吐量为1.848 Gbit/s (231 mb /s)。
数据线的多路复用提供了大量的电缆减少。长距离平行单端总线通常需要接地线每个有源信号(有非常有限的噪声抑制能力)。因此,对于一个28位宽的数据和一个时钟,最多需要58个导体。对于Channel Link芯片组,需要最少11个导体(4个数据对,1个时钟对和最少一个地)。这使得所需的电缆宽度减少了80%,从而节省了系统成本,减少了连接器的物理尺寸和成本,并由于电缆的形状因素较小而降低了屏蔽要求。
28个LVCMOS/LVTTL输入可以支持多种信号组合。例如,7个4位啃咬或3个9位(字节+奇偶校验)和1个控制。