DS90CR483A发射器将48位CMOS/TTL数据转换为8个LVDS(低电压差分信令)数据流。锁相发送时钟与数据流在第9条LVDS链路上并行传输。在发送时钟的每个周期中,48位输入数据被采样和发送。DS90CR484A接收器将LVDS数据流转换回48位CMOS/TTL数据。在112MHz的传输时钟频率下,48位TTL数据以每LVDS数据通道672Mbps的速率传输。使用112MHz时钟,数据吞吐量为5.38Gbit/s (672mb /s)。
数据线的多路复用提供了大量的电缆减少。长距离平行单端总线通常需要接地线每个有源信号(有非常有限的噪声抑制能力)。因此,对于一个48位宽的数据和一个时钟,最多需要98个导体。这种Channel Link芯片组只需要19个导体(8个数据对,1个时钟对和至少一个地)。这减少了80%的电缆宽度,节省了系统成本,减少了连接器的物理尺寸和成本,并由于电缆的较小的形状因素降低了屏蔽要求。
48个CMOS/TTL输入可以支持多种信号组合。例如,6个8位字或5个9位(字节+奇偶校验)和3个控件。
DS90CR483A/DS90CR484A芯片组比前几代Channel Link设备有所改进,提供更高的带宽支持和更长的电缆驱动,有三个方面的改进。为了增加带宽,最大时钟频率增加到112 MHz,并提供8个串行LVDS输出。电缆驱动增强了用户可选择的前置强调功能,在过渡期间提供额外的输出电流,以抵消电缆加载效应。可选的直流平衡在周期到周期的基础上,也提供了减少ISI(符号间干扰)。通过预强调和直流平衡,在电缆的接收端提供了一个低失真的眼模式。增加了电缆双对双斜的双对双斜长电缆的双对双斜能力,双对双斜最高可达+/-1 LVDS数据位时间(最高80mhz时钟速率)。这三种改进可以使电缆的长度达到5米以上。
该芯片组是解决电磁干扰和电缆尺寸问题的理想手段,与宽,高速TTL接口。
有关详细信息,请参阅此数据表的章节。