DS92LV010A是专为高速、低功耗专用总线背板接口而设计的一系列收发器之一。该设备从单一3.3V或5.0V电源运行,包括一个差分线驱动器和一个接收器。为了减少总线加载,驱动输出和接收输入内部连接。逻辑接口提供了最大的灵活性作为4个独立的线路提供(DIN, DE,再保险和崩溃)。该设备还具有流通功能,允许在总线引脚和连接器之间的短桩容易PCB布线。该驱动器具有10ma的驱动能力,允许它驱动负载沉重的背板,阻抗低至27欧姆。
该驱动器转换TTL水平(单端)到低电压差分信令水平。这允许高速运行,同时消耗最小的功率和降低的电磁干扰。此外,差分信号提供±1V的共模噪声抑制。
接收机阈值为±100mV,在±1V共模范围内,将低电压差分电平转换为标准(CMOS/TTL)电平。
DS92LV010A总线LVDS 3.3/5.OV单收发器电路的基本特性:1) 总线LVDS信号;2) 设计于双中断应用;3) 平衡输出阻抗;4) 3.3V或5.OV操作;5) 共模电压±1V;6) ±