DS92LV0411(序列化器)和DS92LV0412(反序列化器)芯片组在单个CML对上将Channel Link LVDS视频接口(4 LVDS数据+ LVDS时钟)转换为高速串行接口。
DS92LV0411/DS92LV0412使目前使用流行的Channel Link或Channel Link风格设备的应用程序能够无缝升级为嵌入式时钟接口,以降低互连成本或简化设计挑战。与传统的单端宽总线接口相比,并行LVDS接口还减少了FPGA I/O引脚、板迹数,并缓解了电磁干扰问题。
可编程的发送去强调,接收均衡,片上置乱和直流平衡可以通过损耗电缆和背板实现更长距离的传输。反序列化器自动锁定进入的数据,而不需要外部参考时钟或特殊的同步模式,提供轻松的“即插即用”操作。
DS92LV0411和DS92LV0412通过I2C接口和引脚进行编程。内置的AT-SPEED BIST功能验证链路完整性,并可用于系统诊断。
DS92LV0411和DS92LV0412可以与DS92LV2411或DS92LV2412互换使用。这使得设计人员可以灵活地连接到主机设备和接收设备的不同接口类型,LVDS或LVCMOS。