DS92LV3221 (SER)将32位数据总线串行化为2个嵌入式时钟LVDS串行通道,通过CATx等电缆或背板FR-4迹线实现高达1.6 Gbps的数据有效负载率。伴随的DS92LV3222 (DES)对2个LVDS串行数据通道进行反序列化,消除通道到通道延迟变化,并将LVDS数据流转换回32位LVCMOS并行数据总线。
预强调确保在更长的、有损耗的电缆和背板上实现稳健、低电磁干扰的传输。反序列化器自动锁定进入的数据,而不需要外部参考时钟或特殊的同步模式,提供了一个简单的“即插即锁”操作。
通过在数据有效载荷中嵌入时钟并包含信号调理功能,Channel-Link II SerDes设备减少了跟踪计数,消除了倾斜问题,简化了设计工作,并降低了各种视频、控制和成像应用的电缆/连接器成本。内置的AT-SPEED BIST功能验证链路完整性,并可用于系统诊断。