华强商城 被动器件(电容/电阻/电感) BOM配单 原厂专区 PCB制板 积分兑换
0
首页>IC索引

SN65LVDS314

可编程27位串并联接收机

SN65LVDS314产品信息:

SN65LVDS314 接收器将与 FlatLink 3G 兼容的串行输入数据解串行并成为 27 个并行数据输出。 SN65LVDS314 接收器包含一个移位寄存器,在检查奇偶校验位之后,此寄存器从 1,2 或 3 个串行输入载入 30 个位,并且锁存 24 个像素位和 3 个控制位输出至并行 CMOS 输出。 如果奇偶校验确认奇偶校验正确,通道奇偶校验错误 (CPE) 输出保持低电平。 如果检测到奇偶校验错误,CPE 输出生成一个高脉冲,而数据输出总线忽略刚刚接收到的像素。 或者,最后一个数据字在下一个时钟周期内被保持在输出总线上。

串行数据和时钟通过超低压差分信令 (subLVDS) 线路接收。 为了节能,SN65LVDS314 支持三个运行模式(关断、待机和激活)。

当接收时,锁相环 (PLL) 锁定至下一个时钟 CLK 并且在数据线路的线路速率上生成一个内部高速时钟。 使用此内部高速时钟将数据串行载入到一个的移位寄存器内。 在从内部高速时钟中重新创建像素时钟 PCLK 时,被并行化的数据出现在并行输出总线上。 如果没有出现输入 CLK 信号,在 PCLK 和 DE 被保持在低电平时,输出总线被保持在静止状态,而所有其它并行输出被拉至高电平。

并行 (CMOS) 输出总线提供一个总线交换特性。 SAWP(交换)控制位将输出像素数据的输出引脚顺序控制为 R[7:0] G[7:0],B[7:0],VS,HS,DE 或 B[0:7],G[0:7],R[0:7],VS,HS,DE。 这为 PCB 设计人员提供了适当的灵活性来更好将总线与 LCD 驱动器输出引脚相匹配或者将接收器器件放置在 PCB 的顶部或者底部。 F/S 控制输入在一个针对最佳 EMI 的慢速 CMOS 总线输出上升时间与功耗和针对增速或者更高负载设计的快速 CMOS 输出间进行选择。

Flatlink is a trademark of Texas Instruments.

两个链路选择线路 LS0 和 LS1 选择使用的 1,2 或 3 条串行链路。 RXEN 输入可被用于将 SN65LVDS314 置于一个关断模式中。 如果 CLK 输入的共模电压被移位至 VDDLVDS(例如,发送器将 CLK 输出释放为高阻抗状态),那么 SN65LVDS314 进入一个有源待机模式。 这在无需切换一个外部控制引脚的前提下可大大减少功耗。 SN65LVDS314 额定运行环境温度范围为 -40°C 至 85°C。 所有 CMOS 和 subLVDS 信号在 V(DD)=0V 时的耐压为 2V。这一特性可实现 V(DD)稳定前的信号加电。

SN65LVDS314数据手册:

SN65LVDS314引脚功能、电路图:

相关型号:

SS4400ZX SS400X SA10QA06 SA10QA04 SA10QA03
SQ25-1950D6SUA1 SQ25-1745K6SUA2 SQ25-1745K6SUA1 SD16-0782R8UUB1 SD25-0780R9UUA1
SD25-1962R9UUA1 SD25-2155R9UUA1 SD25-0942R9UUA1 SD25-2655R9UUA1 SD25-1842R9UUA1
SD25-2140R9UUA1 SD18-0782T8UUA1 SD16-0782R8UUA1 SD16-0847R8UUA1 SD16-2535R8UUA1
按首字母检索