SN65MLVD128和SN65MLVD129为LVTTL-to-M。LVDS译者/中继器。输出符合M.LVDS标准(TIA/EIA-899),数据速率最高可达250 Mbps,时钟频率最高可达125 MHz。驱动输出被设计成支持负载低至30的多点总线并为主干网操作整合受控的过渡时间。
M-LVDS兼容的设备允许在一个公共总线上32个节点,当较低的共模电压范围和较低的输出信号水平可以接受时,为RS-485设备提供高速替换。SN65MLVD128和SN65MLVD129提供单独的驱动使能,允许独立控制每个输出信号。
这些设备的预期应用包括传输来自中央时钟模块的时钟信号,以及通过控制阻抗背板或电缆传输的数据或控制信号的转换和缓冲。