这些单片、全同步、可编程计数器利用Series 54/74 TTL电路实现32兆赫兹典型的最大工作频率。这些六位串行二进制计数器具有缓冲时钟、清除和使能输入来控制计数器的操作,以及一个频闸输入来允许或禁止速率输入/解码and - or - invert门。输出具有额外的门控,用于级联和传输单位计数率。
当清除、频闪和使能输入低时,计数器是使能的。启用计数器后,输出频率等于输入频率乘以输入速率M再除以64,即:
当速率输入为二进制0(所有速率输入都很低)时,Z保持高。以级联设备执行12位率倍增,使输出的启用和选通输入连接到下一个阶段,每个阶段的Z输出连接到团结/级联输入的其他阶段,和sub-multiple频率来自Y的输出。
当频率输入/译码门被频闸抑制时,当连接到时钟输入时,单位/级联输入可以用来通过时钟频率(倒)到Y输出。单位/级联输入也可以用作Y输出的控件。