这些八进制缓冲区和线路驱动器是专门设计来提高性能和密度的三状态内存地址驱动器,时钟驱动器,和面向总线的接收器和发射器。与SN54ABT241, SN74ABT241A, SN54ABT244和SN74ABT244A一起,这些器件提供了逆变和非逆变输出的选择组合,对称低电平有源输出使能(OE)输入,以及互补的OE和OE输入。
SN54ABT240和SN74ABT240A被组织为两个4位缓冲区/线路驱动器与单独的OE\输入。当OE低时,设备将反向数据从A输入传递到Y输出。当OE\高时,输出处于高阻抗状态。
此设备完全指定为使用I(off)的部分断电应用程序。I(关)电路禁用输出,防止损坏电流回流通过设备时,它是断电。
为了保证上电或下电时的高阻抗状态,OE\应通过上拉电阻连接到V(CC)上;电阻器的最小值由驱动器的电流下沉能力决定。