这些8位锁存器具有专为驱动高电容或相对低阻抗负载而设计的3态输出。它们特别适合于实现缓冲区寄存器、I/O端口、双向总线驱动程序和工作寄存器。
SN54ABT573和SN74ABT573A的八个锁扣是透明的d型锁扣。当锁存使能(LE)输入高时,Q输出跟随数据(D)输入。当LE值较低时,Q输出被锁存在D输入设置的逻辑级别上。
一个缓冲输出允许(OE)输入可以用来放置8个输出在一个正常的逻辑状态(高或低逻辑电平)或高阻抗状态。在高阻抗状态下,输出既不负载也不驱动母线。高阻抗状态和增加的驱动提供了驱动总线的能力,而不需要接口或上拉组件。
OE\不影响锁存器的内部操作。当输出处于高阻抗状态时,可以保留旧数据或输入新数据。
为了保证上电或下电时的高阻抗状态,OE\应通过上拉电阻连接到V(CC)上;电阻器的最小值由驱动器的电流下沉能力决定。
此设备完全指定为使用I(off)的部分断电应用程序。I(关)电路禁用输出,防止损坏电流回流通过设备时,它是断电。