这个16位通用总线驱动是专为1.65 V到3.6 V V(CC)运行。
从A到Y的数据流由输出启用(OE\)输入控制。当锁存使能(LE\)输入低时,设备在透明模式下工作。当LE\高时,如果时钟(CLK)输入保持在高或低逻辑电平,则A数据被锁存。如果LE\是高的,A数据被存储在CLK从低到高的转换上的锁存器/触发器中。当OE\高时,输出处于高阻抗状态。
输出,其设计沉到12毫安,包括等效的26-电阻减少过冲和欠冲。
为了保证上电或下电时的高阻抗状态,OE\应通过上拉电阻连接到V(CC)上;电阻器的最小值由驱动器的电流下沉能力决定。