这个12位通用总线驱动器是专为2.3 V到3.6 V V(CC)运行。
SN74ALVCH16903有双输出,可以作为缓冲区或边缘触发寄存器。在这两种模式中,奇偶校验都在APAR上进行检查,它在应用到的数据之后到达一个周期。在APAR之后的一个周期中产生的YERR\输出是打开的。
MODE选择两个数据路径中的一个。当MODE值为低时,该设备作为一个边缘触发寄存器运行。在时钟(CLK)输入的正过渡和时钟使能(CLKEN\)输入是低的,在A输入设置的数据存储在内部寄存器中。在CLK的正跃迁上,当CLKEN\高时,只有在9A-12A输入处设置的数据存储在它们的内部寄存器中。当MODE值高时,该设备作为一个缓冲器工作,a输入的数据直接传递到输出。11A/YERREN\有双重用途;它作为一个正常的数据位,也使YERR\数据被记录到YERR\输出寄存器中。
当用作单个设备时,奇偶校验输出使能(PAROE\)必须系高;当输入/输出(PARI/O)奇偶校验低时,选择偶偶校验;当PARI/O高时,选择奇偶校验。当成对使用并且PAROE\很低时,奇偶校验和在PARI/O上输出,用于级联到第二个SN74ALVCH16903。PARI/O接受第一个SN74ALVCH16903的部分奇偶校验和。
一个缓冲输出使能(OE\)输入可以用来放置24个输出和YERR在一个正常的逻辑状态(高或低逻辑电平)或高阻抗状态。在高阻抗状态下,输出既不负载也不驱动母线。高阻抗状态和增加的驱动提供了驱动总线的能力,而不需要接口或上拉组件。
OE\不影响设备内部操作。当输出处于高阻抗状态时,可以保留旧数据或输入新数据。
为了保证上电或下电时的高阻抗状态,OE\应通过上拉电阻连接到V(CC)上;电阻器的最小值由驱动器的电流下沉能力决定。
有源总线保持电路提供保持未使用或浮动的数据输入在一个有效的逻辑水平。
SN74ALVCH16903的特点是工作温度为0°C到70°C。