这18位通用总线收发器是专为1.65 V到3.6 V V(CC)的工作。
SN74ALVCHR16601结合了d型锁存器和d型触发器,允许数据以透明、锁存、时钟和时钟启用模式流动。
每个方向上的数据流由输出允许(OEAB\和OEBA\)、锁存允许(LEAB和LEBA)和时钟(CLKAB和CLKBA)输入控制。时钟可以由时钟使能(CLKENAB\和CLKENBA\)输入控制。对于A-to-B数据流,LEAB高时设备工作在透明模式下。当LEAB是低的,如果CLKAB保持在一个高或低的逻辑电平,A数据被锁存。如果LEAB是低的,A数据存储在CLKAB从低到高的转换上的锁存/触发器中。当OEAB\低时,输出是活动的。当OEAB\为高时,输出处于高阻抗状态。
B到A的数据流与A到B的数据流类似,但使用了OEBA\、LEBA、CLKBA和CLKENBA\。
输出包括等效的26-串联电阻减少过冲和欠冲。
为了保证上电或下电时的高阻抗状态,OE\应通过上拉电阻连接到V(CC)上;电阻器的最小值由驱动器的电流下沉能力决定。
有源总线保持电路将未使用或未驱动的输入保持在有效的逻辑状态。不建议在总线保持电路中使用上拉或下拉电阻。