这个16位缓冲/驱动程序在0.8 V到2.7 V V(CC)运行,但专为1.65 V到1.95 V V(CC)运行而设计。
SN74AUCH16244是专为提高三态内存地址驱动、时钟驱动和面向总线的接收器和发射器的性能和密度而设计的。
该设备可以用作四个4位缓冲区,两个8位缓冲区,或一个16位缓冲区。它提供了真实的输出和对称的有源低输出使能(OE)的输入。
为了保证上电或下电时的高阻抗状态,OE\应通过上拉电阻连接到V(CC)上;电阻器的最小值由驱动器的电流下沉能力决定。
有源总线保持电路将未使用或未驱动的输入保持在有效的逻辑状态。不建议在总线保持电路中使用上拉或下拉电阻。
此设备完全指定为使用I(off)的部分断电应用程序。I(关)电路禁用输出,防止损坏电流回流通过设备时,它是断电。