设计了动态输出控制(DOC)电路,在过渡过程中,首先降低输出阻抗以有效地驱动负载,然后提高阻抗以降低噪声。图1显示了典型的V(OL) vs I(OL)和V(OH) vs I(OH)曲线,以说明电路的输出阻抗和驱动能力。在信号转换的开始,DOC电路提供了相当于高驱动标准输出器件的最大动态驱动。欲了解更多信息,请参阅TI申请报告,AVC逻辑族技术及应用,文献编号SCEA006和动态输出控制(DOC )电路技术及应用,文献编号SCEA009。
这个16位的边缘触发d型触发器可以在1.2 V到3.6 V V(CC)的电压下工作,但它是专门为1.65 V到3.6 V V(CC)的工作而设计的。
SN74AVC16374特别适合实现缓冲寄存器、I/O端口、双向总线驱动程序和工作寄存器。它可以用作两个8位触发器或一个16位触发器。在时钟(CLK)输入的正跃迁上,触发器的Q输出在数据(D)输入上承担逻辑级别。OE\可用于将8个输出置于正常逻辑状态(高或低逻辑电平)或高阻抗状态。在高阻抗状态下,输出既不负载也不驱动母线。高阻抗状态和增加的驱动提供了驱动总线的能力,而不需要接口或上拉组件。
OE\不影响触发器的内部操作。当输出处于高阻抗状态时,可以保留旧数据或输入新数据。
为了保证上电或下电时的高阻抗状态,OE\应通过上拉电阻连接到V(CC)上;电阻器的最小值由驱动器的电流下沉能力决定。
此设备完全指定为使用I(off)的部分断电应用程序。I(关)电路禁用输出,防止损坏电流回流通过设备时,它是断电。
SN74AVC16374的特点是工作温度为-40°C到85°C。