这种16位边缘触发d型触发器设计用于2.7 V到3.6 V V(CC)操作。
SN74LVC16374特别适合实现缓冲区寄存器、I/O端口、双向总线驱动程序和工作寄存器。它可以用作两个8位触发器或一个16位触发器。在时钟(CLK)输入的正跃迁上,触发器的Q输出承担了在数据(D)输入上设置的逻辑级别。
一个缓冲输出使能(OE\)输入可用于将8个输出置于正常逻辑状态(高或低逻辑电平)或高阻抗状态。在高阻抗状态下,输出既不负载也不驱动母线。高阻抗状态和增加的驱动提供了驱动总线的能力,而不需要接口或上拉组件。
OE\不影响触发器的内部操作。当输出处于高阻抗状态时,可以保留旧数据或输入新数据。
为了保证上电或下电时的高阻抗状态,OE\应通过上拉电阻连接到V(CC)上;电阻器的最小值由驱动器的电流下沉能力决定。
有源总线保持电路提供保持未使用或浮动的数据输入在一个有效的逻辑水平。
SN74LVC16374的特征是从-40°C到85°C的操作。