这种单一的d型锁存器是专为1.65 V到5.5 V V(CC)操作。
SN74LVC1G374具有专为驱动高电容或相对低阻抗负载而设计的3态输出。该设备特别适用于实现缓冲区寄存器,输入/输出(I/O)端口,双向总线驱动器和工作寄存器。
NanoStar 和NanoFree 封装技术是集成电路封装概念的重大突破,使用模具作为封装。
在时钟(CLK)输入的正跃迁上,Q输出被设置为在数据(D)输入处设置的逻辑电平。
一个缓冲输出启用(OE)输入可用于将输出置于正常逻辑状态(高或低逻辑电平)或高阻抗状态。在高阻抗状态下,输出既不负载也不驱动母线。高阻抗状态和增加的驱动提供了没有接口或上拉组件驱动总线的能力。
OE不会影响触发器的内部操作。当输出处于高阻抗状态时,可以保留旧数据或输入新数据。
为了保证上电或下电时的高阻抗状态,OE应通过上拉电阻连接到V(CC);电阻器的最小值由驱动器的电流下沉能力决定。
此设备完全指定为使用I(off)的部分断电应用程序。I(关)电路禁用输出,防止损坏电流回流通过设备时,它是断电。