SN54LVC541A八进制缓冲/驱动设计为2.7 V到3.6 V(CC)操作,和SN74LVC541A八进制缓冲/驱动设计为1.65 V到3.6 V(CC)操作。
LVC541A器件是驱动总线或缓冲存储器地址寄存器的理想选择。
这些设备的输入和输出位于封装的相反侧面,以方便印制电路板布局。
3态控制门是一个具有低电平有源输入的2输入与门,因此,如果任意一个输出使能(OE1或OE2)输入高时,所有8个输出都处于高阻抗状态。
输入可以从3.3 v或5 v设备驱动。该功能允许在3.3-V/5-V混合系统环境中使用这些设备作为翻译器。
这些设备完全指定为使用I(off)的部分断电应用程序。I(关)电路禁止输出,防止损坏的电流回流通过设备时,他们是断电。
为了保证上电或下电时的高阻抗状态,OE应通过上拉电阻连接到V(CC);电阻器的最小值由驱动器的电流下沉能力决定。