SN54LVCH244A八进制缓冲/线路驱动器设计为2.7 V到3.6 V(CC)的操作,而SN74LVCH244A八进制缓冲/线路驱动器设计为1.65 V到3.6 V(CC)的操作。
这些设备组织为两个4位线驱动器,具有单独的输出允许(OE)输入。当OE低时,这些设备将数据从A输入传递到Y输出。当OE高时,输出处于高阻抗状态。
有源总线保持电路将未使用或未驱动的输入保持在有效的逻辑状态。不建议在总线保持电路中使用上拉或下拉电阻。
输入可以从3.3 v或5 v设备驱动。该功能允许在3.3-V/5-V混合系统环境中使用这些设备作为翻译器。
这些设备完全指定为使用I(off)的部分断电应用程序。I(关)电路禁止输出,防止损坏的电流回流通过设备时,他们是断电。
为了保证上电或下电时的高阻抗状态,OE应通过上拉电阻连接到V(CC);电阻器的最小值由驱动器的电流下沉能力决定。
【用 途】 【性能 参数】【互换 兼容】