这个16位的缓冲/驱动程序是为2.7 V到3.6 V V(CC)操作而设计的。
SN74LVCZ16240A专为提高三态内存地址驱动程序、时钟驱动程序和面向总线的接收器和发射器的性能和密度而设计。
该设备可以用作四个4位缓冲区,两个8位缓冲区,或一个16位缓冲区。这个装置提供反相输出。
输入可以从3.3 v或5 v设备驱动。该功能允许在3.3-V/5-V混合系统环境中使用这些设备作为翻译器。
当V(CC)在0 ~ 1.5 V时上电或下电,设备处于高阻抗状态。但是,为了保证1.5 V以上的高阻抗状态,OE\应通过上拉电阻连接到V(CC)上;电阻器的最小值由驱动器的电流下沉能力决定。
此设备完全指定热插入应用使用I(关)和电源3状态。I(off)电路关闭输出,防止设备下电时损坏电流倒流(V(CC) = 0v)。上电三态电路在上电和下电时将输出置于高阻抗状态,防止驱动器冲突。