LVTH16500器件是为低电压(3.3 V) V(CC)工作设计的18位通用总线收发器,但具有为5 V系统环境提供TTL接口的能力。
每个方向的数据流是由输出(OEAB和OEBA\)、锁存(LEAB和LEBA)和时钟(CLKAB\和CLKBA)输入控制的。对于A-to-B数据流,当LEAB高时,设备运行在透明模式下。当LEAB是低的,如果CLKAB\被保持在一个高或低的逻辑电平,A数据被锁存。如果LEAB是低的,A数据被存储在CLKAB\的高到低的转换上的锁存/触发器中。OEAB活性高。当OEAB高时,b端口输出活跃。当OEAB低时,b端口输出处于高阻抗状态。
B到A的数据流类似于A到B的数据流,但使用了OEBA\、LEBA和CLKBA\。输出使能是互补的(OEAB活跃度高,OEBA活跃度低)。
有源总线保持电路将未使用或未驱动的输入保持在有效的逻辑状态。不建议在总线保持电路中使用上拉或下拉电阻。
当V(CC)在0 ~ 1.5 V之间时,上电或下电时设备处于高阻抗状态。但是为了保证1.5 V以上的高阻抗状态,(OE)\应通过上拉电阻与V(CC)相连,OE应通过下拉电阻与GND相连;电阻器的最小值由驱动器的电流下沉/电流源能力决定。
这些设备完全指定热插入应用使用I(关)和上电3状态。I(关)电路禁止输出,防止损坏的电流回流通过设备时,他们是断电。上电三态电路在上电和下电时将输出置于高阻抗状态,防止驱动器冲突。