这些八进制总线收发器和寄存器是专门为低电压(3.3 V) V(CC)操作而设计的,但具有向5 V系统环境提供TTL接口的能力。
LVTH2952器件由两个8位背对背寄存器组成,用于存储两个双向总线之间双向流动的数据。A或B总线上的数据存储在时钟(CLKAB或CLKBA)输入从低到高转换的寄存器中,前提是时钟使能(CLKENAB\或CLKENBA)输入是低的。使用输出支持(OEAB\或OEBA\)输入低访问任意一个端口上的数据。
有源总线保持电路提供保持未使用或浮动的数据输入在一个有效的逻辑水平。不建议在总线保持电路中使用上拉或下拉电阻。
当V(CC)在0 ~ 1.5 V之间时,上电或下电时设备处于高阻抗状态。但是,为了保证1.5 V以上的高阻抗状态,OE\应通过上拉电阻连接到V(CC)上;电阻器的最小值由驱动器的电流下沉能力决定。
这些设备完全指定热插入应用使用I(关)和上电3状态。I(关)电路禁止输出,防止损坏的电流回流通过设备时,他们是断电。上电三态电路在上电和下电时将输出置于高阻抗状态,防止驱动器冲突。