SN75LVDS86 FlatLink接收机在单个集成电路中包含三个串行入7位并行出移位寄存器、一个7×时钟合成器和四个低压差分信号(LVDS)线接收器。这些功能允许接收来自兼容发射机的同步数据,如SN75LVDS81, '83, '84,或'85,超过4个平衡对导体和扩展到21位单端低压TTL (LVTTL)同步数据在较低的传输速率。
当接收时,高速LVDS数据被接收并以7倍LVDS输入时钟(CLKIN)速率加载到寄存器中。然后数据以CLKIN速率卸载到一个21位宽LVTTL并行总线上。一个锁相环路时钟合成器电路产生一个7×时钟用于内部时钟和一个输出时钟用于扩展数据。SN75LVDS86给出了输出时钟(CLKOUT)下降沿的有效数据。
SN75LVDS86只需要四个线终端电阻用于差分输入和很少或没有控制。数据总线在发送端输入端和接收端输出端显示相同,数据传输对用户透明。唯一可能的用户干预是使用关闭/清除(SHTDN)有源低输入抑制时钟和关闭LVDS接收器以降低功耗。此信号上的低电平将清除所有内部寄存器到低电平。
SN75LVDS86的LVDS接收器包括开路故障安全设计,这样当输入没有连接到LVDS驱动器时,接收器输出到低电平。即使线路在接收器输入处差分终止,也会发生这种情况。
SN75LVDS86的特点是可以在0°C到70°C的环境自由空气温度下工作。
【用 途】 【性能 参数】【互换 兼容】