SRC4382是一种高度集成的CMOS器件,设计用于专业和广播数字音频系统。SRC4382结合了一个高性能、双通道、异步采样率转换器(SRC)和一个数字音频接口接收器(DIR)和发射器(DIT),两个音频串行端口,以及用于功能块数据和时钟互连的灵活分布逻辑。
DIR和DIT兼容AES3、S/PDIF、IEC 60958和EIAJ CP-1201接口标准。音频串行端口、DIT和SRC可在高达216kHz的采样速率下操作。DIR锁定范围包括采样率从20kHz到216kHz。
SRC4382使用片上控制寄存器和数据缓冲区配置,通过4线串行外设接口(SPI)端口或2线飞利浦I(2)C总线接口访问。状态寄存器提供了对各种标志位和错误位的访问,这些位来自于各种功能块。提供了一个开漏中断输出引脚,并通过控制寄存器设置支持灵活的中断报告和掩码选项。主复位输入管脚由主处理器或监控功能提供用于初始化。
SRC4382需要一个+1.8V的核心逻辑电源,除此之外,还需要一个+3.3V的电源为DIR, DIT,线驱动器和接收器功能供电。一个独立的逻辑I/O电源支持+1.65V到+3.6V的操作,提供与数字信号处理器和可编程逻辑设备上常见的低电压逻辑接口的兼容性。SRC4382采用无铅TQFP-48封装,引脚和寄存器与德州仪器SRC4392和DIX4192产品兼容。