华强商城 被动器件(电容/电阻/电感) BOM配单 原厂专区 PCB制板 积分兑换
0
首页>IC索引

TLK10232

带交叉点开关的双通道XAUI-to-10GBASE-KR背板收发机

TLK10232产品信息:

TLK10232 是一款双通道多速率收发器,此收发器用于高速双向点到点数据传输系统中。 这个器件支持三个主模式。 它可被用作一个 XAUI 到 10GBASE-KR 的收发器、一个通用 8b/10b 多速率 4:1,2:1,1:1 串行器/解串行器,或者被用在 1G-KX 模式中。

运行在 10GBASE-KR 模式中时,TLK10232 将出现在其低速 (LS) 端数据输入上的 8B/10B 经编码 XAUI 数据流串行化。 经串行化的 8B/10B 经编码数据以 64B/66B 编码格式出现在高速 (HS) 端输出上。 相似的,TLK10232 对出现在其高速端数据输入上的 64B/66B 经编码数据流进行解串操作。 格式为 XAUI 8B/10B 的经解串行化 64B/66B 数据出现在低侧端输出上。 这个模式支持链路协商以及针对扩展长度应用的前向纠错 (FEC)。

当运行在通用 SERDES 模式时,TLK10232 将出现在其低速 (LS) 端数据输入上的 8B/10B 经编码数据流进行 2:1 和 4:1 串化。 经串化的 8B/10B 编码数据出现在高速 (HS) 输出上。 相似的,TLK10232 将出现在其高速端数据输入上的 8B/10B 编码数据流进行 1:2 和 1:4 解串化。 经解串化的 8B/10B 编码数据出现在低速端输出上。 根据串化/解串化比率,低速端数据传输速率范围介于 0.5Gbps 至 5Gbps 之间,而高速端数据传输速率介于 1Gbps 至 10Gbps 之间。还支持 1:1 重定时模式,但是速率限制在 1Gbps 至 5Gbps。

TLK10232 还支持具有 PCS (CTC) 功能的 1G-KX (1.25Gbps) 模式。 通过软件服务开通或者自动协商可启用这个模式。 如果使用了软件服务开通,那么支持的数据传输速率可高达 3.125Gbps。

TLK10232 特有一个内置的交叉点开关,此开关可实现冗余输出和简便的数据重路由。 每个输出端口(高速或低速)能够被配置成输出来自任一器件输入端口的数据。 此切换可通过一个硬件引脚或软件控制来启动,并可被配置成立即切换,或配置成在当前数据包的末尾后出现。 这可在不破坏数据包的情况下实现数据源之间的切换。

低速端和高速端数据输入和输出是具有集成端接电阻器的差分电流模式逻辑 (CML) 类型。

为了支持不同操作,TLK10232 提供了灵活的计时机制。 这些机制包括对使用一个从高速端恢复的外部抖动清除时钟进行计时的支持。 此器件还能够在 10GBASE-KR 和 1GBASE-KX 模式下执行时钟容限补偿 (CTC),从而实现异步计时。

TLK10232 为自检和系统诊断用途提供低速端和高速端回路模式。

TLK10232 具有内置模式生成器和验证器以帮助进行系统测试。 此器件支持不同 PRBS,高/低/混合频率,CRPAT 长/短,CJPAT,和 KR 伪随机测试模式的生成和验证以及方波生成。 低速端和高速端上支持的模式类型取决于所选择的操作模式。

TLK10232 在高速端和低速端都具有一个集成信号损失 (LOS) 检测功能。 在输入差分电压摆幅少于 LOS 置位阀值的条件下,LOS 被置为有效。

TLK10232 的两个通道是完全独立的。 它们可以在不同的基准时钟、不同的数据速率、和不同的串化/解串化比率下运行。

TLK10232 的低速端非常适合与现场可编程栅极阵列 (FPGA),特定用途集成电路 (ASIC),媒体访问控制器 (MAC) 或能够处理较低速率串行数据流的网络处理器对接。 高速端非常适合通过光纤、电缆、或者背板接口与远程系统对接。 TLK10232 支持 SFP 和 SFP+ 光模块,以及 10GBASE-KR 兼容背板系统的运行。

TLK10232数据手册:

TLK10232引脚功能、电路图:

相关型号:

TCH20A20 TCH30A15 TCH20A15 TCH10A15 TCH20A10
TCH10A10 TCH30A06 TCH20A20-11A TCH30A15-11A TCH20A15-11A
TCH10A15-11A TCH20A10-11A TCH10A10-11A TCH30A06-11A TCQ30A06
TCQ30A04 TCQ20A04 TCQ10A04 TCQ20A03L TCQ30A06-11A
按首字母检索