TMS320C62x DSP(包括TMS320C6211/C6211B设备)组成一个定点DSP家族在TMS320C6000 DSP平台。TMS320C6211 (C6211)和TMS320C6211B (C6211B)器件基于高性能、先进的VelociTI 超长指令字(VLIW)体系结构,由德州仪器(TI)开发,使这些dsp成为多通道和多功能应用的优秀选择。
C6211/C6211B器件在167mhz的时钟速率下,每秒可执行高达1.33亿条指令(MIPS),为高性能DSP编程挑战提供了成本效益高的解决方案。C6211/C6211B DSP具有高速控制器的操作灵活性和阵列处理器的数字化能力。该处理器有32个32位字长通用寄存器和8个高度独立的功能单元。8个功能单元提供6个算术逻辑单元(alu)以实现高度的并行性,并提供2个16位乘法器用于32位结果。C6211/C6211B每循环可产生两个多重累积(MACs),每秒可产生总计3.33亿个MACs。C6211/C6211B DSP还具有应用特定的硬件逻辑、片上存储器和附加的片上外设。
C6211/C6211B采用了基于缓存的两级架构,并拥有强大而多样的外设。Level 1 program cache (L1P)是一个32kbit的直接映射cache, Level 1 data cache (L1D)是一个32kbit的2-way set-associative cache。2级内存/缓存(L2)由512-Kbit内存空间组成,它在程序和数据空间之间共享。L2内存可以配置为映射内存、缓存或两者的组合。外围设备包括两个多通道缓冲串行端口(McBSPs)、两个通用定时器、一个主机端口接口(HPI)和一个无胶外部存储接口(EMIF),能够与SDRAM、SBSRAM和异步外围设备连接。
C6211/C6211B有一套完整的开发工具,其中包括:一个新的C编译器,一个简化编程和调度的汇编优化器,以及一个Windows 调试器接口,用于查看源代码执行。