华强商城 被动器件(电容/电阻/电感) BOM配单 原厂专区 PCB制板 积分兑换
0
首页>IC索引

TMS320C6416

C64x定点DSP-高达720MHz, McBSP, PCI, VCP/TCP

TMS320C6416产品信息:

TMS320C64x DSP(包括TMS320C6414、TMS320C6415和TMS320C6416设备)是TMS320C6000 DSP平台中性能最高的定点DSP一代。的TMS320C64x (C64x)设备基于第二代高性能、先进的VelociTI 超长指令字(VLIW)架构(VelociTI。2 由德州仪器(TI)开发,使这些dsp成为多通道和多功能应用的优秀选择。C64x 是C6000 DSP平台的代码兼容成员。

在720兆赫兹的时钟频率下,C64x设备每秒可执行5760亿条指令(MIPS),为高性能DSP编程挑战提供了成本效益高的解决方案。C64x dsp具有高速控制器的操作灵活性和阵列处理器的数字化能力。C64x DSP核心处理器有64个32位字长通用寄存器和8个高度独立的功能单元- 2个32位结果乘法器和6个算术逻辑单元(alu) -与VelociTI。2 扩展。VelociTI。8个功能单元中的2 扩展包括新的指令,以加速关键应用程序的性能,并扩展VelociTI 体系结构的并行性。C64x每周期可以产生4个16位的乘累加(MACs),总共每秒可产生2880万个MACs,或者每周期可以产生8个8位的MACs,总共5760个MMACS。C64x DSP还具有与其他C6000 DSP平台设备类似的特定应用程序硬件逻辑、片上内存和附加的片上外围设备。

C6416器件有两个高性能嵌入式协处理器[维特比解码器协处理器(VCP)和Turbo解码器协处理器(TCP)],显著加快了芯片上的信道解码操作。在CPU时钟被4除时工作的VCP可以解码超过600个7.95-Kbps自适应多速率(AMR) [K = 9, R = 1/3]话音通道。在生成硬决策或软决策时,VCP支持约束长度K = 5、6、7、8和9,速率R = 1/2、1/3和1/4,以及灵活的多项式。在CPU时钟除以2的TCP可以解码多达43个384 kbps或7个2-Mbps turbo编码通道(假设6次迭代)。TCP实现了max*log-map算法,旨在支持第三代合作伙伴项目(3GPP和3GPP2)所需的所有多项式和速率,具有完全可编程的帧长度和turbo交织器。解码参数(如迭代次数和停止标准)也是可编程的。VCP/TCP与CPU之间的通信通过EDMA控制器实现。

C64x使用基于缓存的两级架构,并拥有强大而多样的外围设备。Level 1 program cache (L1P)是一个128-Kbit的直接映射cache, Level 1 data cache (L1D)是一个128-Kbit的2-way set-associative cache。2级内存/缓存(L2)由8mbit内存空间组成,在程序和数据空间之间共享。L2内存可以配置为映射内存或缓存(最多256K字节)和映射内存的组合。外围设备包括三个多通道缓冲串行端口(McBSPs);异步传输模式(ATM) Slave [UTOPIA Slave]端口的8位通用测试和操作PHY接口(仅C6415/C6416);三个32位通用定时器;用户可配置的16位或32位主机端口接口(HPI16/HPI32);外围组件互连(PCI)[仅C6415/C6416];具有16个GPIO引脚的通用输入/输出端口(GPIO);和两个无胶外部存储接口(64位EMIFA和16位EMIFB),两者都能够连接同步和异步存储器和外设。

C64x有一套完整的开发工具,其中包括:具有特定于C64x增强功能的高级C编译器,简化编程和调度的汇编优化器,以及用于查看源代码执行的Windows 调试器接口。

TMS320C6416数据手册:

TMS320C6416引脚功能、电路图:

TD-SCDMA终端综合测试仪物理层的设计与实现

TMS320C6416货源 PDF 芯片资料 报价 | TD-SCDMA终端综合测试仪物理层的设计与实现 电子论坛 您现在的位置:下载,1567768K TMS320C6416 的货源和报价 TMS320C6416 的相关技术信息 其他型号 深圳市金

TMS320C6416

TMS320C6416是TI公司最新推出的高性能定点DSP,其时钟频率可达600MHz,最高处理能力为4800MIPS,软件与C62X完成兼容,采用先进的甚长指令结构(VLIW)的DSP内核有6个ALU

TMS320C6416特点及其在3G基站中的应用

摘 要: title="TMS320C6416">TMS320C6416的硬件结构,介绍内嵌的两个译码协处理器,给出了其在WCDMA基站上行链路中的一个硬件应用方案。

基于TMS320C6416的DRM音频解码实现及优化

摘 要: 给出了数字广播调幅系统DRM的AAC音频解码器在定点DSP芯片TMS320C6416上的实现方案,从多方面对AAC音频解码器的关键技术进行优化。关键词: DRM;AAC;音频解码;TMS320C6416&nb

基于TMS320C6416的语音净化系统

目前针对语音识别提出了很多算法,但是这些研究基本上都是基于较为纯净的语音环境,一旦待识别的环境中有噪声和干扰,语音识别就会受到严重影响.如果能实现噪声和语音的自动分离,即在识别前就获得较为纯净的语音,可以彻底解决噪声环境下的识别问题.近年来取得很大进展的盲源分离为噪声和语音的分离提供了可能.盲源分离(Blind Source Separation)的算法众多且运算复杂,经比较,其中T.Nishik

基于TMS320C6416的动态称重系统

本文抛弃了传统的弯板式称重平台设计方法,采用了压电石英传感器作为动态称重系统的称重传感器,此系统由于设备简单、规模小,减少了安装施工难度,并提高了该系统的称重精度和效率。动态称重系统硬件采用基于TMS3 20C6416的DSP核心器件设计,实测表明所设计的动态称重系统运行良好,可应用于公路运输车辆超限检测等相关行业。  1 称重传感器的选择  车辆动态称重主要有两种方式:整车测量和轴重

基于DSP、DDS和ARM雷达中频信号模拟器(图

关键词:雷达中频信号模拟器 AD9852 TMS320C6416 S3C44B0X 相参 雷达信号模拟器是

基于TMS320C6416的数字下变频技术

本文以某雷达对抗侦察数字接收机为例,介绍一种基于TI公司的DSP TMS320C6416的数字下变频器。

基于DSP TMS320C6416的数字下变频技术

本文以某雷达对抗侦察数字接收机为例,介绍一种基于TI公司的DSP TMS320C6416的数字下变频器。  1 数字下变频的基本原理  数字下变频的基本原理见图1。   

数字接收机中基于TMS320C6416的数字下变频技术

摘要:

相关型号:

TCH20A20 TCH30A15 TCH20A15 TCH10A15 TCH20A10
TCH10A10 TCH30A06 TCH20A20-11A TCH30A15-11A TCH20A15-11A
TCH10A15-11A TCH20A10-11A TCH10A10-11A TCH30A06-11A TCQ30A06
TCQ30A04 TCQ20A04 TCQ10A04 TCQ20A03L TCQ30A06-11A
按首字母检索