TMS320C64x+ DSP(包括TMS320C6457设备)是TMS320C6000 DSP平台中性能最高的定点DSP一代。C6457器件基于第三代高性能、先进的VelociTI 超长指令字(VLIW)体系结构,由德州仪器(TI)开发,使这些dsp成为包括视频和电信基础设施、成像/医疗和无线基础设施(WI)在内的应用程序的优秀选择。C64x+设备与C6000 DSP平台的一部分以前的设备向上兼容代码。
基于65纳米工艺技术,在1.2 ghz时钟速率下,C6457器件的性能可达每秒9.6亿条指令(MIPS)[或每周期9600个16位mmac],为高性能DSP编程挑战提供了成本效益高的解决方案。C6457 DSP具有高速控制器的操作灵活性和阵列处理器的数字化能力。
C64x+ DSP核心采用8个功能单元、2个寄存器文件和2个数据路径。与早期的C6000设备一样,这8个功能单元中有两个是倍增器或。m单元。每个C64x+ . m单元通过在每个时钟周期中执行4个16位× 16位乘法累加(mac),使相乘吞吐量比C64x核心翻了一倍。因此,在C64x+内核上每个周期可以执行8个16位× 16位mac。在1.2 ghz时钟速率下,这意味着每秒钟可以出现9600个16位mmac。此外,C64x+核心上的每个乘数可以在每个时钟周期内计算一个32位× 32位MAC或4个8位× 8位MAC。
C6457器件包括串行RapidIO 。这种高带宽外设显著提高了系统性能,并降低了在一个板上包含多个dsp的应用程序的系统成本,例如视频和电信基础设施以及医疗/成像。
C6457 DSP集成了大量的片上存储器组织为一个两级存储系统。C6457设备上的一级(L1)程序和数据存储器各为32KB。这个内存可以配置为映射RAM、缓存或两者的某种组合。当配置为缓存时,L1程序(L1P)是一个直接映射缓存,而L1数据(L1D)是一个双向集合关联缓存。第2级(L2)内存在程序和数据空间之间共享,大小为2048KB。L2内存也可以配置为映射RAM、缓存或两者的某种组合。L2可配置高达1MB的缓存。C64x+ Megamodule也有一个32位外设配置(CFG)端口,一个内部DMA (IDMA)控制器,一个带有复位/启动控制、中断/异常控制、下电控制的系统组件,以及一个自由运行的32位时间戳计时器。
外围设备包括:内部集成电路总线模块(I(2)C);两个多通道缓冲串行端口(McBSPs);一个8位的通用测试和操作PHY接口异步传输模式(ATM) Slave [UTOPIA Slave]端口;两个64位通用计时器(也可配置为4个32位计时器);用户可配置的16位或32位主机端口接口(HPI16/HPI32);具有可编程中断/事件生成模式的16脚通用输入/输出端口(GPIO);10/100/1000以太网媒体访问控制器(EMAC),提供C6457 DSP核心处理器与网络之间的有效接口;管理数据输入/输出(MDIO)模块(也是EMAC的一部分),连续轮询所有32个MDIO地址,以枚举系统中的所有PHY设备;无胶合外部内存接口(64位EMIFA),能够与同步和异步外设接口;32位DDR2 SDRAM接口。
C6457器件有三个高性能嵌入式协处理器[一个增强Viterbi解码器协处理器(VCP2)和两个增强Turbo解码器协处理器(TCP2_A和TCP2_B)],显著加快了芯片上的信道解码操作。工作在CPU时钟÷ 3的VCP2可以解码超过694个7.95-Kbps自适应多速率(AMR) [K = 9, R = 1/3]的语音通道。VCP2支持约束长度K = 5、6、7、8和9,速率R = 3/4、1/2、1/3、1/4和1/5,以及灵活的多项式,同时生成硬决策或软决策。每个运行在CPU时钟÷ 3上的TCP2可解码多达50个384-Kbps或8个2-Mbps turbo编码信道(假设6次迭代)。TCP2实现了最大*对数映射算法,并被设计为支持第三代合作伙伴项目(3GPP和3GPP2)所需的所有多项式和速率,具有完全可编程的帧长度和turbo交织器。解码参数(如迭代次数和停止标准)也是可编程的。VCP2/ tcp2与CPU之间的通信通过EDMA3控制器实现。
C6457设备有一套完整的开发工具,其中包括:一个新的C编译器,一个简化编程和调度的汇编优化器,以及一个Windows 调试器接口,以查看源代码执行。
2010 年 7 月 20日,北京讯日前,德州仪器 (TI) 宣布推出最新开发平台与 TMS320C6457 数字信号处理器 (DSP)的更高速度选项,继续为开发人员提供可实现低成本应用的各种高价值、高性能器件TI 简化型开发平台与 TMS320C6457 -850MHz 器件配合使用,不但可帮助网络、测试、影像以及工业等市场领域的客户快速推进开发工作,同时还可为现有 TMS320C6457
TMS320C6457 系列的新增产品与极具竞争力的低成本开发平台能够以前所未有的低价位为客户提供高性能 DSP2010 年 7 月 20日,北京讯日前,德州仪器 (TI) 宣布推出最新开发平台与 TMS320C6457TI 简化型开发平台与 TMS320C6457 - 850MHz 器件配
2010 年 7 月 20日,北京讯日前,德州仪器 (TI) 宣布推出最新开发平台与 TMS320C6457 数字信号处理器 (DSP) 的更高速度选项,继续为开发人员提供可实现低成本应用的各种高价值、TI 简化型开发平台与 TMS320C6457 - 850MHz 器件配合使用,不但可帮助网络、测试、影像以及工业等市场领域的客户快速推进开发工作,同时还可为现有 TMS320C6457
日前,德州仪器(TI)宣布推出最新开发平台与TMS320C6457数字信号处理器(DSP)的更高速度选项,继续为开发人员提供可实现低成本应用的各种高价值、高性能器件。TI简化型开发平台与TMS320C6457-850MHz器件配合使用,不但可帮助网络、测试、影像以及工业等市场领域的客户快速推进开发工作,同时还可为现有TMS320C6457处理器提供高度的设计灵活性与升级功能
日前,德州仪器(TI)宣布推出最新开发平台与TMS320C6457数字信号处理器(DSP)的更高速度选项,继续为开发人员提供可实现低成本应用的各种高价值、高性能器件。TI简化型开发平台与TMS320C6457-850MHz器件配合使用,不但可帮助网络、测试、影像以及工业等市场领域的客户快速推进开发工作,同时还可为现有TMS320C6457处理器提供高度的设计灵活性与升级功能
日前,德州仪器(TI)宣布推出最新开发平台与TMS320C6457数字信号处理器(DSP)的更高速度选项,继续为开发人员提供可实现低成本应用的各种高价值、高性能器件。TI简化型开发平台与TMS320C6457-850MHz器件配合使用,不但可帮助网络、测试、影像以及工业等市场领域的客户快速推进开发工作,同时还可为现有TMS320C6457处理器提供高度的设计灵活性与升级功能
c6457 的主要特性与优势;850 mhz 至 1.2 ghz 的 c6457 建立在业界领先的ti tms320c64x+™ dsp 内核基础之上,峰值性能达 6800(16 位)mmacs 至 9600 mmac,与前代 dsp 相比,周期循环性能提升达 30%;2 mb 片上 l2 存储器(高速缓存高达 1 mb)、更快速的 32 位 ddr2 emif(667 mhz)与存储
德州仪器(TI)宣布推出最新开发平台与TMS320C6457数字信号处理器(DSP)的更高速度选项,继续为开发人员提供可实现低成本应用的各种高价值、高性能器件。TI简化型开发平台与TMS320C6457-850MHz器件配合使用,不但可帮助网络、测试、影像以及工业等市场领域的客户快速推进开发工作,同时还可为现有TMS320C6457处理器提供高度的设计灵活性与升级功能
日前,德州仪器(TI)宣布推出速度可达1.2GHz与1GHz的新型TMS320C6457数字信号处理器(DSP),其更高的性价比将使数据密集型信号处理应用的开发人员获益匪浅。
存储器、高速缓存及工艺节点的全面改进可提高性能、降低系统成本并增强设计灵活性 日前,德州仪器(TI)宣布推出速度可达1.2GHz与1GHz的新型TMS320C6457数字信号处理器(