KeyStone 多核架构为集成 RISC 和 DSP 内核与专用协处理器和 I/O 提供了一种高性能架构。KeyStone 是其同类解决方案中的首款,能够提供充裕的内部带宽,实现对所有处理内核、外设、 协处理器以及 I/O 顺畅的访问。这是通过四大硬件元素实现的:多核导航器、TeraNet、多核共享内存控制器以及 HyperLink。
多核导航器是一款基于包的创新管理器,可管理 8192 个队列。在把各种任务分配给这些队列时,多核导航器可提供硬件加速分发功能,将任务导向可用的适当硬件。这种基于数据包的片上系统 (SoC) 可使用 拥有2Tbps 带宽的 TeraNet 来传输数据包。多核共享内存控制器允许处理内核直接访问共享内存,避免占用 TeraNet 的带宽,这样数据包传输就不会受到内存访问的限制。
HyperLink 提供 40 Gbaud 芯片级互连,该互连让 SoC 能够协同工作。HyperLink 支持低协议开销与高吞吐量,是芯片间互连的理想接口。通过与多核导航器协同工作,HyperLink 可将任务透明地分发给串联器 件,而任务的执行就如同在本地资源上运行一样。
摘 要: 基于TI公司的TMS320C6657芯片,结合片外的PHY芯片88E1112,实现了千兆以太网通信接口的设计。结合TCP/IP网络模型,详细描述了TMS320C6657片内千兆以太网接口模块以及通信接口的硬件设计,介绍了网络开发包NDK的结构并运用NDK完成DSP通信接口软件设计,最终实现了DSP与PC间可靠稳定的网络传输关键词: TMS320C6657;千兆以太网
该 TMDSEVM6657L 与 TMDSEVM6657LE EVM 可帮助开发人员快速启动基于 TI 最新处理器 TMS320C6654、TMS320C6655 以及 TMS320C6657 的设计。
凭借TI 最新TMS320C6654、TMS320C6655 以及TMS320C6657 多内核DSP,开发人员能够更高效
该TMDSEVM6657LE EVM 可帮助开发人员快速启动基于TI 最新处理器TMS320C6654、TMS320C6655 以及TMS320C6657 的设计。