华强商城 被动器件(电容/电阻/电感) BOM配单 原厂专区 PCB制板 积分兑换
0
首页>IC索引

TMS320DM643

视频/成像定点数字信号处理器

TMS320DM643产品信息:

TMS320C64x DSP(包括TMS320DM643设备)是TMS320C6000 DSP平台中性能最高的定点DSP一代。TMS320DM643 (DM643)器件基于德州仪器(TI)开发的第二代高性能、先进的VelociTI 超长指令字(VLIW)体系结构(VelociTI.2 ),使这些dsp成为数字媒体应用的优秀选择。C64x 是C6000 DSP平台的代码兼容成员。

在600mhz时钟速率下,DM643器件的性能可达每秒4800万条指令(MIPS),为高性能DSP编程挑战提供了成本效益高的解决方案。DM643 DSP具有高速控制器的操作灵活性和阵列处理器的数字化能力。C64x DSP核心处理器有64个32位字长通用寄存器和8个高度独立的功能单元- 2个32位结果乘法器和6个算术逻辑单元(alu)-使用VelociTI。2 扩展。VelociTI。8个功能单元中的2 扩展包括新的指令,以加速视频和成像应用程序的性能,并扩展VelociTI 体系结构的并行性。DM643可以在每周期产生4个16位乘累加(MACs),总共每秒产生2.04亿个MACs,或者每周期产生8个8位MACs,总共4800个MMACS。DM643 DSP还具有与其他C6000 DSP平台设备类似的应用程序专用硬件逻辑、片上内存和附加的片上外围设备。

DM643使用一个基于缓存的两级体系结构,并拥有一组强大而多样的外设。Level 1 program cache (L1P)是一个128-Kbit的直接映射cache, Level 1 data cache (L1D)是一个128-Kbit的2-way set-associative cache。2级内存/缓存(L2)由2m内存空间组成,在程序和数据空间之间共享。L2内存可以配置为映射内存、缓存或两者的组合。外围设备包括:两个可配置的视频端口;一个10/100 Mb/s以太网MAC (EMAC);管理数据输入/输出(MDIO)模块;VCXO插补控制端口;一个多通道缓冲音频串口(McASP0);内部集成电路(I2C)总线模块;一个多通道缓冲串行端口(McBSP);三个32位通用定时器;用户可配置的16位或32位主机端口接口(HPI16/HPI32);具有可编程中断/事件生成模式的16脚通用输入/输出端口(GP0);以及64位无胶外部存储接口(EMIFA),它能够连接同步和异步存储和外设。

DM643设备有两个可配置的视频端口外设(VP1和VP2)。这些视频端口外设为常见的视频解码器和编码器设备提供无胶接口。DM643视频端口外设支持多种分辨率和视频标准(如CCIR601、ITU-BT)。656、BT.1120、SMPTE 125米、260米、274米和296M)。

这两个视频端口外设是可配置的,可以支持视频捕获和/或视频显示模式。每个视频端口由两个通道A和B组成,其中有一个5120字节的捕获/显示缓冲区,可在两个通道之间分割。

更多关于视频端口外接设备的详细信息,请参见TMS320C64x DSP视频端口/VCXO插值控制(VIC)端口参考指南(文献编号SPRU629)。

McASP0端口支持一个发送和一个接收时钟区,有8个串行数据引脚,可以单独分配到两个区域中的任何一个。串口支持在每个引脚上从2到32个时隙时分多路复用。DM643有足够的带宽来支持所有8个串行数据管脚传输192khz立体声信号。每个区域中的串行数据可以同时在多个串行数据引脚上传输和接收,并按照Philips Inter-IC Sound (I(2)S)格式的多种变体进行格式化。

此外,McASP0发射机可编程同时输出多个S/PDIF、IEC60958、AES-3、cp430编码数据通道,与单个RAM包含用户数据和通道状态字段的完整实现。

McASP0还提供了广泛的错误检查和恢复功能,例如每个高频主时钟的坏时钟检测电路,它验证主时钟是否在程序设定的频率范围内。

VCXO内插控制(VIC)端口提供数字到模拟转换分辨率从9位到16位。VIC的输出为单位内插D/ a输出。关于VIC端口的更多详细信息,请参见TMS320C64x DSP视频端口/VCXO插值控制(VIC)端口参考指南(文献编号SPRU629)。

以太网媒体访问控制器(EMAC)提供了DM643 DSP核心处理器与网络之间的有效接口。DM643 EMAC支持10Base-T和100Base-TX,或10mbits /秒(Mbps)和100mbps半双工或全双工,具有硬件流控制和服务质量(QOS)支持。DM643 EMAC使用自定义接口到DSP核心,允许高效的数据传输和接收。有关EMAC的详细信息,请参见《TMS320C6000 DSP以太网媒体接入控制器(EMAC) /管理数据输入/输出(MDIO)模块参考指南》(文献编号SPRU628)。

MDIO (management data input/output)模块连续轮询所有32个MDIO地址,以枚举系统中所有PHY设备。一旦PHY候选者被DSP选中,MDIO模块通过读取PHY状态寄存器透明地监控其链路状态。链路更改事件存储在MDIO模块中,可以选择中断DSP,允许DSP轮询设备的链路状态,而无需持续执行昂贵的MDIO访问。有关MDIO的更多详细信息,请参见《TMS320C6000 DSP以太网媒体接入控制器(EMAC) /管理数据输入/输出(MDIO)模块参考指南》(文献编号SPRU628)。

TMS320DM643上的I2C0端口允许DSP轻松控制外围设备和与主机处理器通信。此外,标准的多通道缓冲串行端口(McBSP)可用于与串行外设接口(SPI)模式外设设备通信。

DM643拥有一套完整的开发工具,其中包括:一个新的C编译器,一个简化编程和调度的汇编优化器,以及一个Windows 调试器接口,用于查看源代码执行。

TMS320DM643数据手册:

TMS320DM643引脚功能、电路图:

基于网络的嵌入式IP可视电话设计方案

摘要:介绍了一种基于TMS320DM643 DSP的嵌入式网络可视电话的软硬件实现方案。该系统的所有应用软件均由单颗TMS320DM643来执行,包括视音频编解码(H.264,G.732.la)、网络堆栈和控制协议等,使得系统总成本大幅降低,且易于升级和添加增值服务。

基于TMS320DM643嵌入式系统的数字电视信号传输采集系统

本系统实现了在以TI公司的 TMS320DM643 为核心的嵌入式系统中,对 数字电视 传输流(TS)信号进行采集并在以太网中传输。利用本系统可轻松地实现在局域网中对数字电视传输流信号的传输、调度。网络接入硬件在以TMS320DM643为核心的嵌入式系统中实现,网络接入软件采用了TI公司针对C6000系列DSP推出

采用FPGA实现视频应用中的OSD设计[图

系统构成本文介绍的系统是基于TI DSP TMS320DM643与FPGA的完整视频监控系统,支持1路视频的输入和1路视频输出,此外还提供网络接口。视频输入采

基于DSP/BIOS的数字电视传输流网络采集系统

本系统实现了在以TI公司的TMS320DM643为核心的嵌入式系统中,对数字电视传输流(TS)信号进行采集并在以太网中传输。利用本系统可轻松地实现在局域网中对数字电视传输流信号的传输、

数字电视传输流网络采集系统

本系统实现了在以TI公司的TMS320DM643为核心的嵌入式系统中,对数字电视传输流(TS)信号进行采集并在以太网中传输。利用本系统可轻松地实现在局域网中对数字电视传输流信号的传输、

相关型号:

TCH20A20 TCH30A15 TCH20A15 TCH10A15 TCH20A10
TCH10A10 TCH30A06 TCH20A20-11A TCH30A15-11A TCH20A15-11A
TCH10A15-11A TCH20A10-11A TCH10A10-11A TCH30A06-11A TCQ30A06
TCQ30A04 TCQ20A04 TCQ10A04 TCQ20A03L TCQ30A06-11A
按首字母检索