TMS320VC33 DSP是一个32位的浮点处理器,采用0.18-µm四级金属CMOS (TImeline)技术制造。TMS320VC33是德州仪器TMS320C3x一代dsp的一部分。
TMS320C3x的内部总线和特殊的数字信号处理指令集具有速度和灵活性,可每秒执行高达1.5亿个浮点操作(MFLOPS)。TMS320VC33通过在硬件上实现其他处理器通过软件或微码实现的功能来优化速度。这种硬件密集型方法提供了以前在单个芯片上不可用的性能。
TMS320VC33可以在一个周期内对整数或浮点数据执行并行乘法和ALU操作。每个处理器还拥有一个通用寄存器文件、一个程序缓存、专用的ARAUs、内部双存取存储器、一个支持并发I/O的DMA通道和一个较短的机器周期时间。高性能和易用性是这些特性的结果。
大地址空间、多处理器接口、内部和外部生成的等待状态、一个外部接口端口、两个计时器、一个串行端口和多中断结构极大地增强了通用应用程序。TMS320C3x支持从主机处理器到专用协处理器的各种系统应用程序。通过基于寄存器的体系结构、大地址空间、强大的寻址模式、灵活的指令集和支持良好的浮点算法,高级语言支持很容易实现。
TMS320VC33是TMS320C31的超集。设计人员现在有一个额外的1M位片上SRAM,最大吞吐量为150 MFLOPS,以及几个I/O增强,允许轻松升级到当前系统或创建新的基线。本数据表提供了充分利用TMS320VC33器件的新特性所需的信息。对于通用的TMS320C3x架构和编程信息,请参见TMS320C3x用户指南(文献编号SPRU031)。
型号:TMS320VC33关键字:数字信号处理器,TMS320VC33,浮点DSP简介:TMS320VC33是美国TI公司新推出的TMS320C3X系列新一代浮点式数字信号处理器。文中介绍了TMS320VC33的硬件结构、性能特点、指令系统、仿真工具和开发环境
作者Email: zcyhero@yeah.net 摘要:本文详细介绍TMS320VC33控制下的地震记录仪的整体设计过程。本系统是采用TMS320VC33为主控芯片采集由16位模数转换芯片AD976转换后的16位数字量;经TMS320VC33处理后的16位数字量完成与上位计算机通信。
摘要:介绍了双口RAM器件CY7C028的内部结构及工作原理,详细讨论了CY7C028在INS/GPS组合导航系统中的具体应用,给出了CY70C28与TMS320F240和TMS320VC33之间的接口电路关键词:双口RAM TMS320VC33 TMS320F240 组合导航系统 CY7C028
摘 要:本文介绍了一个基于TMS320VC33-DSP芯片的数据采集卡的前向通道的实现,并简要说明了电力系统故障录波装置中自适应采集的实现过程。关键词:TMS320VC33;数据采集;ADS7864;自适应 0 引言 前向通道是数据采集卡的关键部分,直接影响着数据采集卡的性能。它的合理
T1公司的TMS320VC33微处理器具有性价比高,同时,该芯片的I/O电平、字长、运行速度、串口功能具有大多数DSP的共同特点。本文针对TMS320VC33与PC
作者:深圳大学工程技术学院 曹广忠 邱 建 来源:《国外电子元器件》
长沙国防科大磁悬浮中心的磁悬浮铁路试验线是我国首条通过中试评审的磁悬浮线路,拥有自主的知识产权。列车的驾驶系统由S7_300系列PLC组网而成,主控PLC处理来自驾驶台的控制命令,将处理后的控制信息通过FDL网传给底层控制PLC,底层控制PLC根据网络传输过来的命令控制车辆设备。驾驶台上有一个12级位的控制手柄,列车的运行状态由它来控制,通过调节级位间接改变牵引力的大小来控制列车运行速度。列车的驾驶主要依赖于驾
对TMS320VC33这一新型数字信号处理器的应用作了大量的介绍,并在接口设计、引导、数据传输等
以磁悬浮列车速度控制系统为课题背景,介绍了以TMS320VC33为核为处理器的硬件平台的组织结构及设计过程关键词:速度控制 DSP 硬件设计长沙国防科大磁悬浮中心的磁悬浮铁路试验线是我国首条通过中试评审的磁悬浮线路
本文针对常见的TMS320VC33与PC RS-232连接通讯进行实际案例分析,看如何才能够利用高速DSP技术成功连接低速设备,并实现通讯传输。 很多工程师都知道,该款微处理器的串口帧格