TSB12LV26是一个PCI-to-1394主机控制器,符合PCI本地总线规范、PCI总线电源管理接口规范、IEEE Std 1394-1995和1394开放主机控制器接口规范。该芯片提供IEEE 1394链路功能,兼容100M、200M、400M串行总线数据速率。
根据1394开放主机控制器接口规范(OHCI)和IEEE Std 1394a-2000的要求,内部控制寄存器是内存映射和不可预取的。PCI配置头通过PCI指定的配置周期访问,并提供即插即用(PnP)兼容性。此外,TSB12LV26设备符合PCI总线电源管理接口规范,根据PC 99设计指南的要求。TSB12LV26设备支持D0、D2、D3电源状态。
TSB12LV26设计提供了PCI总线主burst,在连接到内存控制器后能够以132M字节/秒的速度传输cacheline数据。由于PCI延迟可能很大,因此提供了深度fifo来缓冲1394个数据。
TSB12LV26设备为SBP-2性能提供了物理写提交缓冲区和高度调优的物理数据路径。TSB12LV26设备还提供多个等时上下文、多个cacheline突发传输、高级内部仲裁和PHY/link接口上的总线保持缓冲器。
先进的CMOS工艺实现了低功耗,并允许TSB12LV26器件在PCI时钟速率高达33 MHz的情况下运行。