TSB41AB1提供了实现基于电缆的IEEE 1394网络中单端口节点所需的数字和模拟收发功能。电缆端口包含一个差分线收发器。该收发器包括根据需要监视线路条件的电路,以确定连接状态、进行初始化和仲裁以及进行包接收和传输。TSB41AB1设计用于与链路层控制器(LLC)接口,如TSB12LV21、TSB12LV22、TSB12LV23、TSB12LV26、TSB12LV31、TSB12LV41、TSB12LV42或TSB12LV01A。
TSB41AB1只需要一个外部24.576 mhz晶体作为参考。可以提供一个外部时钟代替晶体。内部振荡器驱动内部锁相环(PLL),产生所需的393.216 mhz参考信号。此参考信号在内部被划分为时钟信号,用于控制输出编码频闪和数据信息的传输。一个49.152 mhz时钟信号被提供给相关LLC用于两个芯片的同步,并用于接收数据的重新同步。PD (power-down)功能,当PD终端高使能时,锁相环停止工作。
TSB41AB1支持自身和LLC之间的可选隔离屏障。当ISO\输入终端系高时,LLC接口输出行为正常。与低ISO \终端时,启用内部区分逻辑,输出驱动,这样他们可以通过电容耦合或变压器电隔离的障碍如附件所述J IEEE Std在IEEE 1394 - 1995和1394 - 2000(5.9.4节)(以下简称附录J类型隔离)。为了与TI总线持有人隔离操作,PHY上的ISO\终端必须是高的。
通过电缆端口传输的数据位通过2条、4条或8条并行路径从LLC接收(取决于请求的传输速度),并与49.152 mhz系统时钟同步锁挂在TSB41AB1内部。这些比特以串行、编码的方式组合在一起,并以98.304、196.608或393.216 Mbits/s(分别称为S100、S200和S400的速度)作为输出数据频闪器信息流传输。在传输过程中,所述编码数据信息在TPB电缆对上差分传输,所述编码频闪信息在TPA电缆对上差分传输。
在接收报文时,关闭接收电缆口的TPA和TPB发射器,使能接收电缆口的接收器。所述TPA电缆对上接收所述编码数据信息,所述TPB电缆对上接收所述编码频闪信息。对所接收的数据频闪信息进行解码,以恢复所接收的时钟信号和串行数据位。串行数据位被分成2位、4位或8位并行流(取决于指示的接收速度),重新同步到本地49.152-MHz系统时钟,并发送到相关LLC。
TPA和TPB电缆接口都结合了差分比较器来监控初始化和仲裁期间的线路状态。内部逻辑使用这些比较器的输出来确定仲裁状态。TPA通道监测输入电缆共模电压。此共模电压的值在仲裁期间用于设置下一个包传输的速度。此外,该TPB通道监测该TPB对上的输入电缆共模电压,以确定是否存在远程供电的双绞线偏置电压。
TSB41AB1在TPBIAS端提供1.86 v标称偏置电压,用于端口端接。这个偏置电压,当通过电缆被远程接收器看到时,表明存在一个活跃的连接。这个偏置电压源必须用一个1µF的外部滤波电容来稳定。当端口没有连接到其他节点时,TPBIAS一般为V(DD) -0.2 V。
TSB41AB1中的线路驱动器在高阻抗电流模式下工作,并被设计为与外部112-一起工作电缆阻抗。双绞线两端各提供一个网络
。每个网络由一对串联的56-组成±1.0%。
双绞线连接时,当TSB41AB1电源断开时,TSB41AB1收发电路对电缆呈现高阻抗,不负载电缆另一端的TPBIAS电压。故障安全电路可以阻止从端口返回到设备电源平面的任何泄漏路径。
TESTM、SE和SM端子用于设置各种制造测试条件。正常操作时,TESTM端子应通过1k接到V(DD)上电阻SE应通过1-k接地