LMK04000系列精密时钟调节器提供低噪声抖动清洗、时钟倍增和分配,无需高性能压控晶体振荡器(VCXO)模块。LMK04000系列采用级联PLLatinum结构与外部晶体和变容二极管相结合,提供了低于200飞秒(fs)均方根(RMS)抖动性能。
级联结构包括两个高性能锁相环(PLL)、一个低噪声晶体振荡器电路和一个高性能压控振荡器(VCO)。第一个PLL (PLL1)提供低噪声抖动清除功能,而第二个PLL (PLL2)执行时钟生成。PLL1既可以配置为与外部VCXO模块一起工作,也可以使用集成晶体振荡器与外部晶体和变容二极管。当使用一个非常窄的环路带宽,PLL1使用优越的接近相位噪声(偏移低于50khz)的VCXO模块或晶体清洁输入时钟。PLL1的输出被用作PLL2的干净输入参考,在那里它锁定集成的VCO。PLL2的环路带宽可以被优化以清除远端相位噪声(超过50khz的偏移量),集成的VCO优于PLL1中使用的VCXO模块或晶体。
LMK04000系列具有双冗余输入,5个差分输出,以及上电时可选的默认时钟。输入块有丢失信号检测和自动或手动选择参考时钟。每个时钟输出由一个可编程分频器、一个相位同步电路、一个可编程延迟和一个LVDS、LVPECL或LVCMOS输出缓冲器组成。CLKout2上提供了默认的启动时钟,它可以用于为现场可编程门阵列(FPGA)或微控制器提供初始时钟,在系统上电过程中对抖动清除程序进行编程。