LMK04816 器件是业界性能最为优异的时钟调节器,具备出色的时钟抖动消除、生成和分配等高级功能, 能够充分满足新一代系统要求。双环PLLA NUM 架构采用低噪声VCXO 模块可实现111fs 的RMS 抖动 (12kHz 至20MHz)或采用低成本外部晶振及变容二极管实现低 于200fs 的RMS 抖动(12kHz 至20MHz)。
双环路架构由两个高性能锁相环(PLL)、一个低噪声晶体振荡器电路以及一个高性能压控振荡器(VCO) 构 成。第一个PLL (PLL1) 具有低噪声抖动消除器功能,而第二个PLL (PLL2) 执行时钟生成。PLL1 可配置为 与外部VCXO 模块配合使用,或与具有外部可调晶体和变容二极管的集成式晶体振荡器配合使用。用于很窄 的环路带宽时,PLL1 使用VCXO 模块或可调晶体的优异近端相位噪声(偏移低于50kHz)清理输入时 钟。PLL1 的输出将用作PLL2 的清理输入参考,以锁定集成式VCO。可对PLL2 的环路带宽进行优化以清 理远端相位噪声(偏移高于50 kHz),集成式VCO优于VCXO 模块或PLL1 中使用的可调晶体。