LP2996A 线性稳压器的设计符合 DDR-SDRAM 端接的 JEDEC SSTL-2 规范。 此器件还支持 DDR2、DDR3 和 DDR3L VTT 总线端接,V(DDQ) 最小值为 1.35V。 此器件包含高速运算放大器,可提供出色的负载瞬变响应。 输出级可防止在 DDR-SDRAM 端接所需的应用中提供 1.5A 连续电流和最大 3A 的瞬态峰值电流时发生直通。 LP2996A 还包含一个 V(SENSE) 引脚(用于提供出色的负载调节),以及一个 V(REF) 输出(作为芯片组和 DIMM 的参考)。
LP2996A 的一个附加特性是具有一个低电平有效关断 (SD) 引脚,该引脚提供“挂起到 RAM”(STR) 功能。 当SD下拉时,V(TT) 输出将变为三态,并提供高阻抗输出,但 V(REF) 将保持有效。 在此模式下,可通过较低的静态电流获得节能优势。
要了解所有可用封装,请见数据表末尾的可订购产品附录。