摘要: Artix FPGA目标板(CW305)支持在Xilinx Artix-7 FPGA(现场可编程门阵列)设备上进行嵌入式安全分析测试。Artix FPGA靶板是一种高级的功率分析靶板。针对fpga中实现的硬件加密功能的故障注入攻击。此板要求...
Artix FPGA目标板(CW305)支持在Xilinx Artix-7 FPGA(现场可编程门阵列)设备上进行嵌入式安全分析测试。Artix FPGA靶板是一种高级的功率分析靶板。针对fpga中实现的硬件加密功能的故障注入攻击。此板要求设计为接口硬件,如ChipWhisperer Pro (CW1200)或ChipWhisperer- lite (CW1173)捕获工具。
Artix FPGA目标板具有定制的USB接口芯片,允许开发人员向FPGA设计发送和接收数据,同时还执行FPGA配置和调整外部锁相环工作频率。ESD保护所有的I/O线,以确保安全的故障插入。Artix FPGA目标板具有XC7A35T或XC7A100T目标,允许用户在完全相同的环境条件下跨不同设备测试物理不可克隆功能(PUFs)。
在FPGA上实现了用于功耗测量的分流电阻器
默认选项没有解耦电容安装叶子高频信号跨分流
ESD保护降低了插入电磁或电压故障时USB接口复位的可能性
自定义USB接口提供了简单的地址/数据寄存器集,允许设计人员专注于FPGA核心,而不是USB接口协议的细节
可编程VCC-INT电源
外部振荡器可以通过USB控制外部参数进行电压和频率验证
支持的FPGA: Xilinx Artix-7 FPGA在FTG256包
FPGA配置支持:USB(内置),JTAG(需要外接工具),SPI Flash存储器
电力供应:
VCC-INT(可编程):0.8V ~ 1.2V, 4A
VCC-AUX(固定)1.8V, 1.5A
VCC-IO(固定)3.3V, 2A,固定
USB接口:自定义高速USB 2.0固件运行在Arm微控制器上
USB功能:FPGA配置,VCC-INT设置,PLL配置,FPGA数据总线写入
USB语言示例:Python (Linux, Windows, Mac OS-X)
USB支持的语言:任何可以访问libusb DLL (C, c++, VB等)
支持的工具链:Xilinx Vivado(全部fpga), Xilinx ISE(仅XC7A100T)
锁相环通道:3个单独的频率
锁相环输出范围:1MHz ~ 200MHz
扩展头I/O: 27gpio(包括2个差分输入和3个FPGA时钟输入)
20针头上的I/O: 11 GPIO(包括FPGA上的1个时钟输入)
SMA连接器上的I/O: 2gpio(包括FPGA上的1个时钟输入)
社群二维码
关注“华强商城“微信公众号
Copyright 2010-2023 hqbuy.com,Inc.All right reserved. 服务热线:400-830-6691 粤ICP备05106676号 经营许可证:粤B2-20210308