Renesas / IDT 9ZML12x3E时钟缓冲区的介绍、特性、及应用
摘要:
Renesas / IDT 9ZML12x3E时钟缓冲器是第二代增强性能的DB1200ZL衍生物。这些9ZML12x3E缓冲器是引脚兼容9ZML1232B,并提供改进的相位抖动性能。9ZML12x3E时钟缓冲固定外部反馈保持低漂移的关键QP...
Renesas / IDT 9ZML12x3E时钟缓冲器是第二代增强性能的DB1200ZL衍生物。这些9ZML12x3E缓冲器是引脚兼容9ZML1232B,并提供改进的相位抖动性能。9ZML12x3E时钟缓冲固定外部反馈保持低漂移的关键QPI/UPI应用。每个输入通道都有软件可调的输入-输出延迟,以简化复杂服务器拓扑的传输延迟管理。功能包括3个可选择的SMBus地址,100MHz锁相环(PLL)模式,和2个软件可配置的输入-输出延迟线。这些9ZML1233E和9ZML1253E缓冲器为增加设备和系统安全性提供了SMBus写锁定引脚。典型应用包括服务器、存储、网络和固态硬盘(ssd)。
特性
- SMBus写锁特性增加了系统的安全性
- 2软件配置输入-输出延迟线管理
复杂拓扑的传输延迟 - LP-HCSL输出消除24个电阻,节省41mm(2)
面积(1233E) - LP-HCSL输出85欧姆Z 消除48电阻并保存
面积(1253E) 82mm(2) - 12个OE#引脚硬件控制每个输出
- 3可选SMBus地址,多个设备可以共享
同一SMBus段 - 可选择的锁相环带宽最大限度地减少级联时的抖动峰值
锁相环拓扑 - 100MHz PLL模式和UPI支持
- 支持PCIe时钟架构:
- 常见的定时(CC)
- 有扩频和没有扩频的独立参考(IR)
- 输出功能:
- 12对低功耗(LP) HCSL输出对(1233E)
- 12低功耗(LP) HCSL输出双85欧姆Z(出)(1253 e)
- 硬件/SMBus控制锁相环带宽和旁路变化
无电源循环模式 - 扩展频谱兼容的轨道扩展输入时钟以减少电磁干扰
规范
- Cycle-to-cycle抖动<50 ps
- Output-to-output斜<50 ps
- 输入到输出延迟:默认0ps
- 输入-输出延迟变化;50 ps
- 相位抖动:PCIe Gen4 <0.5 ps rms
- 相位抖动:UPI >9.6 gb / s <0.1 ps rms
- 相位抖动:IF-UPI <1.0 ps rms
声明:本文观点仅代表作者本人,不代表华强商城的观点和立场。如有侵权或者其他问题,请联系本站修改或删除。
社群二维码
关注“华强商城“微信公众号