Renesas / IDT 9ZML12x2E时钟缓冲区的介绍、特性、及应用
摘要:
Renesas / IDT 9ZML12x2E时钟缓冲器是第二代2输入/12输出差分多路复用器,适用于Intel Purley及更新平台。这些时钟缓冲区超过了要求很高的DB1200ZL性能规范,并且向后兼容9ZML1232B时钟缓冲区。9Z...
Renesas / IDT 9ZML12x2E时钟缓冲器是第二代2输入/12输出差分多路复用器,适用于Intel Purley及更新平台。这些时钟缓冲区超过了要求很高的DB1200ZL性能规范,并且向后兼容9ZML1232B时钟缓冲区。9ZML12x2E缓冲器利用低功率高速电流转向逻辑(HCSL)兼容输出来降低功耗和终端电阻。功能包括9个可选择的SMBus地址,锁相环(PLL)或旁路模式,扩频兼容和SMBus接口。这些时钟缓冲器提供了两个可配置的低漂移I
(2)O设置,每个输入通道允许I
(2)各种拓扑的调优。典型的应用包括服务器、存储、网络和PCI-Express Gen1-4或QPI/UPI应用程序。
特性
- 2.可配置的低漂移I(2)O延迟高达2.9ns维护
各种拓扑的传输延迟 - LP-HCSL输出消除24个电阻(9ZML1232E)
- LP-HCSL输出Z(out) = 85欧姆消除48个电阻
(9 zml1252e) - 9可选的SMBus地址,多个设备可以共享SMBus段
- 单独的V(DDIO)输出允许最大限度的省电
- 锁相环或旁路模式可以使传入时钟抖动
- PCIe时钟架构支持:
- 常见的定时(CC)
- 单独参考无扩展(SRNS)
- 独立参考独立扩展(SRIS)
- 硬件或软件可选择的锁相环BW最大限度地减少抖动
下游锁相环峰值 - 扩频兼容的轨道扩频输入时钟
减少电磁干扰 - SMBus接口软件无需修改设备设置即可
硬件的变化 - 10mm x 10mm 72-QFN包小板占地面积
- 输出功能:
- 12对低功耗HCSL (LP-HCSL)输出对(9ZML1232E)
- 12低功耗HCSL (LP-HCSL)对85欧姆输出
Z (9 zml1252e)
规范
- Cycle-to-cycle抖动<50 ps
- Output-to-output斜<50 ps
- 输入-输出延迟固定为0ps
- 输入-输出延迟变化;50 ps
- 相位抖动PCIe Gen4 <0.5 ps rms
- 相位抖动UPI >9.6 gb / s <0.1 ps rms
声明:本文观点仅代表作者本人,不代表华强商城的观点和立场。如有侵权或者其他问题,请联系本站修改或删除。
社群二维码
关注“华强商城“微信公众号