摘要: 被设计放置在PHY、开关、专用集成电路或FPGA附近。
瑞萨电子RC22504A和RC32504A FemtoClock 2合成器设计用于放置在PHY、开关、ASIC或FPGA附近,需要几个参考时钟,其最大抖动性能小于100fs。RC22504A作为频率合成器在本地生成参考时钟,或作为频率间隔或OTN时钟应用的DCO。RC32504A可以作为频率合成器在本地生成参考时钟,抖动衰减器对中心提供的参考进行本地清理和/或频率转换,同步以太网设备时钟对网络提供的参考进行通带滤波和清理,或作为频率间隔或OTN时钟应用的DCO。这些设备都是瑞萨高性能FemtoClock2家族的成员。
瑞萨电子RC22504A和RC32504A FemtoClock 2合成器采用四平面无铅(QFN)封装,外露衬垫以提高热性能。
RC32504A
从10MHz到1GHz的任何频率(180MHz用于LVCMOS)
可编程输出缓冲器支持HCSL (dc耦合),LVDS/LVPECL/CML (ac耦合)或两个LVCMOS
差动输出摆幅可选:400mV至800mV
输出使输入具有可编程效果
作为频率合成器,抖动衰减器,同步设备从时钟或数字控制振荡器(DCO)
DPLL环路滤波器可编程从0.1Hz到12kHz
DCO的调优粒度为<1 ppt
可编程输入缓冲器支持HCSL, LVDS,或两个LVCMOS,不需要外部终端
输入频率:1MHz ~ 800MHz (LVCMOS为250MHz)
参考监控器使输入时钟合格/不合格
抖动低于100fs RMS (10kHz至20MHz)
兼容ITU-T G.8262同步以太网/OTN (EEC/OEC)和ITU-T G.8262.1增强同步以太网/OTN
(eEEC / eOEC)
锁相环核心由分数反馈模拟锁相环(APLL)组成,可由数字锁相环(DPLL)任意控制。
从25MHz到80MHz水晶或XO操作
APLL频率独立于输入/晶体频率
可编程状态输出
4个差分/8个LVCMOS输出
支持1MHz I(2)C或20MHz SPI串行处理器接口
能通过内部可定制一次性可编程(OTP)内存,最多四种不同的配置复位后自动配置自己吗
4mm x 4mm QFN-24包装
RC22504A
从10MHz到1GHz的任何频率(180MHz用于LVCMOS)
可编程输出缓冲器支持HCSL (dc耦合),LVDS/LVPECL/CML (ac耦合),或两个LVCMOS
差动输出摆幅从400mV到800mV可选
输出使输入具有可编程效果
从25MHz到80MHz水晶或XO操作
APLL频率独立于输入/晶体频率
用作频率合成器或数字控制振荡器(DCO)
DCO的调优粒度为<1磅
抖动低至64fs RMS最大值(10Hz至20MHz)
锁相环核心由分数反馈模拟锁相环(APLL)组成
可编程状态输出
4个差分/ 8个LVCMOS输出
支持1MHz I(2)C或20MHz SPI串行处理器接口
可通过内部可定制一次性可编程(OTP)内存自动配置复位后,多达四个
不同的配置
4mm x 4mm QFN-24包装
RC32504A
同步以太网/ OTN设备
100Gbps/400Gbps物理或交换机的参考时钟发生器
可调OTN时钟参考OTU3/OTU4映射器
用于可编程光纤模块的参考时钟
RC22504A
100Gbps / 400Gbps物理或交换机的参考时钟发生器
可调OTN时钟参考OTU3 / OTU4映射器
用于可编程光纤模块的参考时钟
RC22504A数据表
RC32504A数据表
包信息
用于Jitter优化的使用点时钟的好处
使用FemtoClock 2用于高带宽抖动衰减
频率间隔与FemtoClock 2
FemtoClock2 GUI用户指南
如何使1.2V LVCMOS输出从1.8V LVCMOS
瑞萨FemtoClock 2 On-Demand网络研讨会
社群二维码
关注“华强商城“微信公众号
Copyright 2010-2023 hqbuy.com,Inc.All right reserved. 服务热线:400-830-6691 粤ICP备05106676号 经营许可证:粤B2-20210308