摘要: [if gte mso 9]><xml><o:OfficeDocumentSettings><o:RelyOnVML/><o:AllowPNG/></o:OfficeDocumentSettings></xml><![endif]-->[if gte mso 9]><xml><w:...
莱迪思器件和解决方案的营销总监Shakeel Peera说道,“有了PAC – Designer 6.1和Lattice Diamond 1.3软件的整合,我们的用户将能够以更高的效率设计和模拟Platform Manager器件,同时仍然能够方便地使用广泛认可的PAC - Designer软件。“
新的自动模拟功能
无论是通过Platform Manager的内部CPLD控制测试关键的模拟I / O引脚的功能,或是在Platform Manager的FPGA控制部分内,检查用Verilog或VHDL编写的增强数字控制功能的整合,PAC-Designer 6.1软件无缝地与Diamond 1.3设计工具相集成,以编译整个设计,构建必要的激励模板文件,然后在Aldec公司的Active - HDL模拟器内自动生成初始时序波形。在PAC - Designer 6.1软件中对先前复杂的手工设计流程进行了优化和自动化处理,生成所有必要的设计文件,只需点击鼠标就能提供初始时序流程图。
全面的模拟和数字设计支持
PAC-Designer6.1软件为模拟工程师提供了一个基于GUI的设计方法,它使用直观的对话框配置Platform Manager的模拟部分; LogiBuilder设计方法将电源管理功能集成至芯片中的CPLD; LogiBuilder或Lattice DiamondVerilog/ VHDL设计方法集成数字电路板的管理功能至Platform Manager器件的FPGA部分。
PAC- Designer 6.1软件包括4个专门针对Platform Manager开发套件的参考设计,包括故障记录和监测,增强的闭环微调,长延时定时器和ADC电压测量。在莱迪思的网站上提供与Platform Manager器件相配的11个参考设计,还包括PWM风扇控制、连接I2C Slave至SPI Master和一个BSCAN1多个扫描端口寻址缓冲区。可直接从PAC- Designer 6.1软件中找到31个额外的设计例子,提供指令和针对Power Manager II和ispClock器件的解决方案。
第三方设计工具支持
整合的PAC – Designer 6.1和Lattice Diamond 1.3软件包括适用于Windows的Synopsys公司的Synplify Pro高级FPGA综合。还包括适用于Windows的Aldec公司的Active - HDL莱迪思版II模拟器。
除了提供Synplify Pro和Active - HDL的OEM版本的工具,Synopsys公司的Synplify Pro和Aldec公司的Active - HDL的完整版本也支持莱迪思器件。Mentor Graphics公司的ModelSim SE和Precision RTL综合也支持莱迪思器件。社群二维码
关注“华强商城“微信公众号
Copyright 2010-2023 hqbuy.com,Inc.All right reserved. 服务热线:400-830-6691 粤ICP备05106676号 经营许可证:粤B2-20210308