摘要: 赛灵思公司宣布推出 ISE? 12.3设计套件,这标志着这个FPGA 行业领导者针对片上系统设计的互联功能模块, 开始推出满足AMBA? 4 AXI4 规范的IP核,以及用于提高生产力的 PlanAhead? 设计和分析控制台,同时还推出了用于降低了Spartan?-6 FPGA 设计动态功耗的智...
赛灵思公司宣布推出 ISE? 12.3设计套件,这标志着这个FPGA 行业领导者针对片上系统设计的互联功能模块, 开始推出满足AMBA? 4 AXI4 规范的IP核,以及用于提高生产力的 PlanAhead? 设计和分析控制台,同时还推出了用于降低了Spartan?-6 FPGA 设计动态功耗的智能时钟门控技术。
赛灵思全球市场营销高级副总裁 Vin Ratford 指出:“作为我们支持即插即用型 FPGA 设计互连战略的一部分, 赛灵思第一个率先标准化AMBA 4规范。已经在 AMBA AXI3 和 AXI4 接口 IP 上进行巨大投资的 SoC 设计人员有充分的理由选用赛灵思可编程平台,而非其它 FPGA 和 ASIC 解决方案。AXI4 互连固有的灵活性使其能满足所有的性能和占位面积要求,同时也便于客户集成来自其他领域和IP 提供商的 IP。此外,它还能使 ASIC 设计人员方便地将已有的设计和 IP 移植到赛灵思的FPGA 上来。”
赛灵思AMBA 4 AXI4 规范的部署,意味着客户可以用统一的方法实现IP模块互连,同时还能通过对IP 的利用和复用更全面地使用设计资源,并简化所有 IP提供商之间的集成,进而支持即插即用的 FPGA 设计。就内核使用和集成工具而言,ISE 设计套件12.3 的推出, 增强了CORE Generator? 工具,通过提供高度参数化的 IP以及赛灵思 Platform Studio 和 System Generator 工具,使设计人员能够迅速配置系统架构、总线和外设,从而显著加速设计进程。
ARM 处理器部门营销总监 Michael Dimelow 指出:“随着新设计方案复杂性的不断提升和规模的不断扩大,通信与互连成为衡量系统性能的关键。AMBA 标准的开放性,,为系统设计人员进行SoC 和FPGA设计 提供了丰富可用的IP选择,从而加快了产品的上市进程。”
Mercury Computer Systems 公司 Silicon IP 工程总监 Charlie Frazer 指出:“Mercury对于标准和行业杠杆作用的支持,使得我们选择符合 AXI4 标准的要求。因为该标准拥有广泛的生态系统支持、拥有产品尽快上市的优势,同时和赛灵思公司的产品发展蓝图相一致。”
此外,赛灵思采用的 AMBA 协议也为设计人员提供了成熟的 ASIC 验证方法和基于现有 AMBA协议的 IP,使设计人员能够轻松转型采用 FPGA 作为首选 SoC 平台。
Cadence 系统及SoC实现产品管理部门总监Michal Siwiński指出,“Cadence长期为SoC设计实现提供业界领先的 AMBA 验证解决方案,对于那些依赖于Cadence先进的IP验证以及企业级验证技术的SoC设计人员来说,我们和赛灵思合作对 AMBA 4 AXI4 规范提供的共同支持是一个好消息,他们可以通过FPGA进行原型设计或量产。我们与赛灵思的合作,意味着,设计人员在系统建模时能够使用任何工具套件获得总线功能模型,更容易验证他们的设计。”
社群二维码
关注“华强商城“微信公众号
Copyright 2010-2023 hqbuy.com,Inc.All right reserved. 服务热线:400-830-6691 粤ICP备05106676号 经营许可证:粤B2-20210308