一站式电子元器件采购平台

华强商城公众号

一站式电子元器件采购平台

元器件移动商城,随时随地采购

华强商城M站

元器件移动商城,随时随地采购

半导体行业观察第一站!

芯八哥公众号

半导体行业观察第一站!

专注电子产业链,坚持深度原创

华强微电子公众号

专注电子产业链,
坚持深度原创

电子元器件原材料采购信息平台

华强电子网公众号

电子元器件原材料采购
信息平台

安捷伦用Cadence设计平台实现90纳米DSP

来源:http://news.hqew.com/info-116212.html 发布时间:2004-03-22

摘要: (华强电子世界网讯)Cadence设计系统公司最近宣布,安捷伦科技有限公司使用Cadence Encounter数字IC设计平台成功地用90纳米工艺实现了二百多万门的数字信号处理器(DSP)。&nbsp...

    (华强电子世界网讯)Cadence设计系统公司最近宣布,安捷伦科技有限公司使用Cadence Encounter数字IC设计平台成功地用90纳米工艺实现了二百多万门的数字信号处理器(DSP)。
    
     据介绍,为了实现这款DSP, 安捷伦使用了Cadence SoC Encounter物理实现工具。作为Cadence Encounter平台的核心技术之一,SoC Encounter提供了一个完全的数字IC实现解决方案,该方案包括针对纳米布线的NanoRoute Ultra的纳米设计。
    
     SoC Encounter工具据称用全新的设计策略取代了传统的线性设计流程。新的设计方案减少了布线和全芯片集成的时间。SoC Encounter物理实现工具通过测量设计的物理特性参数来提供更高水平的硅片质量(QoS),比如像芯片的面积,性能和功耗。
    
     “我们对于使用Cadence Encounter设计平台取得的成果感到非常高兴。用90纳米的工艺实现400MHz的DSP,需要先进的工具,”安捷伦ASIC产品部微处理器设计规划经理Jay McDouga说:“结合了Cadence支持的Encounter物理实现技术帮助我们成功地使这款芯片按计划上市。”
    
    

(编辑 keil)
声明:本文观点仅代表作者本人,不代表华强商城的观点和立场。如有侵权或者其他问题,请联系本站修改或删除。

社群二维码

关注“华强商城“微信公众号

调查问卷

请问您是:

您希望看到什么内容: