
ADI公司的MxFE AD9082集成了28 nm RF数据转换器核心,支持多通道接收和发送。AD9172 DAC核心将被用于支持最多四个发送通道。低功耗ADC核心,AD9213,具有2通道6 GSPS观测路径支持或4通道4 GSPS接收路径支持。该数据转换器性能可支持直接RF采样和RF合成高达4.2 GHz,从而为4G和低于6 GHz的5G提供可选的宽带转换操作。可重构性方面可以支持通用无线电平台概念和多波段配置。
特性
- 灵活的可重构无线电公共平台设计
- 4D2A(4×3 GSPS到12 GSPS DAC和2×3 GSPS到6 GSPS ADC)
- 4D1A(4×3 GSPS到12 GSPS DAC和1×3 GSPS到6 GSPS ADC)
- RF DAC/RF ADC输出/输入-3 dB带宽5.2 GHz和7.5 GHz
- 发射/接收通道带宽可达1.6 GHz/3 GHz (4T2R)
- 发射/接收通道带宽可达2.4 GHz/3 GHz (2T2R)
- 多芯片同步的片上锁相环(6 GHz ~ 12 GHz);输出时钟提供
- 交流性能目标
- ADC测试条件(6 GSPS, -1 dBFS, fIN <1.4 GHz)
- NSD = -154 dBFS/Hz;HD2 <-70 dBc;HD3 <-70 dBc;SFDR(不含HD2, HD3) <-78 dBc;IL <-75年dBc
- DAC测试条件(6 GSPS, -7 dBFS, 1.8 GHz)
- NSD = -158 dBFS/Hz;SFDR <-74年dBc
- 通用的数字特征
- 支持真实或复杂的数字数据(8位、12位或16位)
- 可配置,DDC / DUC
- 8个精细复杂DUCs和4个粗复杂DUCs
- 8个精细复杂DDCs和4个粗复杂DDCs
- 每个DUC/DDC有2个独立NCOs
- 选择旁路细和粗DUC/DDC
- 可编程192丝锥FIR滤波器
- 辅助功能
- 快速跳频
- 低延迟数字环回模式(ADC到DAC)
- ADC时钟驱动程序与可选择的分割比率
- PA下游保护电路
- 芯片上的温度传感器
- 灵活的GPIO管脚
- ADC时钟驱动程序与可选择的分割比率
- 功放下游保护电路
- 芯片上的温度传感器
- 可编程的GPIO管脚
- TDD省电选项
- Serdes JESD204B/JESD204C接口,16通道24.75 Gbps
- 8个射频DAC的接收通道
- 8个射频AD发射通道
- 204B兼容最大15.5 Gbps lane rate
- 204C兼容最大24.75 Gbps通道速率
- 204C兼容最大24.75 Gbps lane rate
- 接收通道速率匹配的采样/位重复模式
- 目标典型:6周至7周
- 15 mm×15 mm BGA, 0.8 mm间距
- 传播公司的支持
- 精细DUC通道增益控制和延迟调整
- ADC观测路径的粗DDC延迟调整
- RxAGC支持
- 快速检测与低延迟快速AGC控制
- 信号监视器用于缓慢的AGC控制
- 专用AGC支持引脚
应用程序
- 无线通信基础设施
- W-CDMA、LTE、LTE- a、大规模mimo
- 微波点对点和e波段和5G毫米波
- 宽带通信系统
- DOCSIS 3.0 cmt
- 相控阵雷达和电子战
- 电子测试和测量系统
声明:本文观点仅代表作者本人,不代表华强商城的观点和立场。如有侵权或者其他问题,请联系本站修改或删除。